FPGACPLD原理及应用课程万年历设计报告.docVIP

  • 14
  • 1
  • 约7.44千字
  • 约 10页
  • 2018-02-08 发布于重庆
  • 举报

FPGACPLD原理及应用课程万年历设计报告.doc

FPGACPLD原理及应用课程万年历设计报告

FPGA-CPLD原理及应用课程设计报告 题目: 万年历设计 学院: 信息与电子工程学院 专业: 电子信息工程 学号: XXXXXXXX 姓名: XXXXXX 指导老师: XXXXXX 时间: 2015.12.20-2015.12.23 一、摘要 设计从系统硬件出发,由CPU、总线、RAM、外接设备等构成SOPC Builder的硬件系统,通过Nios II DE2开发的嵌入式软件编写并嵌入SOPC Builder的硬件中实现万年历的整体开发。通过应用SoPC Builder开发工具,设计者可以摆脱传统的、易于出错的软硬件设计细节,从而达到加快项目开发、缩短开发周期、节约开发成本的目的并具有高集成度、设计灵活和可移植性较好。 关键词:万年历 SOPC SOPC Builder Nios II DE2 二、设计要求 用Nios II DE2 开发板的LCD显示电子钟的日期和时间。LCD分两行显示,第1行显示年、月、日;第2行显示时、分、秒。用输入BUTTON[0]来控制LCD行的修改,同时让Nios II DE2开发板上的绿色发光二极管亮灭来表示这个选择。当

文档评论(0)

1亿VIP精品文档

相关文档