- 1、本文档被系统程序自动判定探测到侵权嫌疑,本站暂时做下架处理。
- 2、如果您确认为侵权,可联系本站左侧在线QQ客服请求删除。我们会保证在24小时内做出处理,应急电话:400-050-0827。
- 3、此文档由网友上传,因疑似侵权的原因,本站不提供该文档下载,只提供部分内容试读。如果您是出版社/作者,看到后可认领文档,您也可以联系本站进行批量认领。
查看更多
167-MT-074 教程
MT-074
教程
精密ADC用差分驱动器
差分输入ADC特性
目前许多高性能ADC设计均采用差分输入。全差分ADC设计具有共模抑制性能出色、二
阶失真产物较少、直流调整算法简单的优点。尽管可以单端驱动,但全差分驱动器通常可
以优化整体性能。
差分输入ADC 的一种最普通的驱动方法是使用变压器。不过,因为许多应用中频率响应必
须延伸至直流,从而无法使用变压器来驱动。这类情况就需要使用差分驱动器。本教程重
点介绍如何驱动高达10 MSPS采样速率的高分辨率16至18位ADC 。输入信号带宽一般限于
数MHz 。MT-075教程阐述适用于驱动更高速ADC 的差分放大器。
大多数高性能CMOS开关电容流水线式ADC 的差分输入均类似于图1。
S5
SWITCHES SHOWN IN TRACK MODE
S3
CP
S1 CH
VINA
+
5pF
Z
IN S7 A
S2 CH
VINB -
5pF
CP S4
S6
Z IS A FUNCTION OF:
IN
TRACK MODE VS. HOLD MODE
INPUT FREQUENCY
图1:典型非缓冲开关电容CMOS采样保持的简易输入电路
大多数ADC都采用该差分结构。这既简化匹配要求,又减少二阶产物。此外,差分结构还
有利于抑制共模噪声。
Rev.0, 10/08, WK Page 1 of 5
MT-074
注意,SHA开关直接连接至每个输入。因为没有隔离缓冲器,开关瞬态问题可能十分突
出。驱动放大器的瞬态建立时间必须足够快,否则放大器无法在半个采样周期内稳定至所
需精度(该建立时间必须包括外部串行电阻的效应)。
此结构的差分输入阻抗呈动态,并在SHA切换采样模式和保持模式时变化。此外,阻抗和
模拟输入频率成函数关系。
在跟踪模式(如图所示),输入信号对保持电容CH进行充放电,当电路切换至保持模式时,
开关反转位置,并将保持电容上的电压传送至输出。
十分推荐这类输入采用差分驱动以实现开关瞬态的共模抑制。虽然可单端驱动它们(一个
输入连接至适当的共模电压),但因为无法再抑制偶数阶失真产物,SFDR性能会下降。
图2 (A)所示为典型非缓冲CMOS ADC的每个差分输入以及采样时钟。这些输入使用一个50
Ω源电阻来驱动。注意,因为前述开关动作,在每个采样时钟的边沿会
文档评论(0)