- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于FPGA的出租车计费系统设计-职业学院物联网应用
毕 业 设 计 论 文
顾玮
指导老师名称:王小娟
专 业 名 称:
班 级 学 号:
论文提交日期:201年月日
论文答辩日期:201年月日
摘要
关键词:出租车计价器 FPGA Quartus II软件 VHDL语言
ABSTRACT
摘要 1
ABSTRACT 2
第一章 绪论 2
1.1 课题背景 2
1.2 课题现状 2
1.3 课题目的 2
第二章 设计内容介绍 3
2.1 设计要求 3
2.2 设计思路 3
2.3 Cyclone IV芯片介绍 4
2.4 VHDL语言介绍 4
2.5 Quartus II 软件介绍 4
第三章 Quartus II 6
3.1 启动Quartus II软件 6
3.2 新建工程 6
3.3 文件新建 8
图3.33编程界面 9
3.4 编译程序 9
3.5 生成模块 9
3.6建立原理图文件 10
图3.64原理图 11
3.7 编译原理图 11
3.8 管脚锁定 11
3.9 重新编译原理图 13
3.10 下载 14
第四章 15
4.1 程序说明 15
4.11分频模块: 15
4.12 车速控制模块 16
4.13 里程计数模块 18
4.14计费计数模块 18
4.15 动态扫描模块 19
4.2 实验测试结果图 22
结束语 23
致谢 24
参考文献 25
第一章 绪论
1.1 课题背景
1.2 课题现状
1.3 课题目的
2.1 设计要求
2.2 设计思路
本设计一共包括分频模块、车速控制模块、里程计数模块、计费计数模块、动态扫描模块。设计框图如下图2-1所示。
图2-1 设计框图
2.3 Cyclone IV芯片介绍
Cyclone?IV 为市场提供成本最低、功耗最低并具有收发器的FPGA。Cyclone IV FPGA系列适合对成本敏感的大批量应用,满足越来越大的带宽需求,同时降低了成本。该系列包括:
具有8个集成3.125-Gbps收发器的Cyclone IV GX FPGA
适用于多种通用逻辑应用的Cyclone IV E FPGA
Cyclone IV特点:
低成本、低功耗的FPGA架构:
6K到150K的逻辑单元
高达6.3Mb的嵌入式存储器
高达360个18 X 18乘法器,实现DSP处理密集型应用
协议桥接应用,实现小于1.5W的总功耗
2.4 VHDL语言介绍
2.5 Quartus II 软件介绍
Quartus IIQuartus II里有综合器和仿真器,可以完成完整的设计流程。Quartus II特性如下:
功能强大的逻辑综合工具
完备的电路功能仿真和时序逻辑仿真
定时和 时序分析与关键路径延时分析
自动定位编译错误等。
第三章 Quartus II
下载安装的Quartus II软件的。Quartus II软件使用如下:
3.1 启动Quartus II软件
打开软件,启动界面如
图3.11 Quartus II启动界面
3.2 新建工程
(1)点击File---New Project Wizard。
出现如图所示的界面,点击‘next’。
如图所示的界面中,第一个,第二个”,第三个实体名称。点击‘next’。
图3.21路径选择
(2)选择芯片
选择如下图芯片,Cyclone IV E。,在Package一栏中封装‘’,在Pin count选择管脚‘’,在Speed grad速度‘’,芯片选择‘EP’,‘next’
图3.22芯片选择
点击‘Finish’,完成
图3.23完成建立
3.3 文件新建
点击File—New,选择VHDL File。
点击 ok。出现
图3.32文件界面
在此界面中 编写程序。实体名应与保存的文件名一致
图3.33编程界面
3.4 编译程序
点击Processing---Start Compilation,进行编译,点完之后,Full Compilation was successful编译成功。
3.5 生成模块
点击File---Crate/Update—Crate Symble Files For Curret File
如图
图3.51生成模块
3.6建立原理图文件
点击File—New, 选择Block Diagram/Schematic Fi
文档评论(0)