- 1、本文档共11页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
ch06-1时序逻辑电路的基本概念
* 6 . 时序逻辑电路的分析与设计 6.1 时序逻辑电路的基本概念 6.2 同步 时序逻辑电路的分析 6.3 同步 时序逻辑电路的设计 6.4 异步 时序逻辑电路的分析 6.5 若干典型的时序逻辑集成电路 *6.6 用Verilog描述时序逻辑电路 6.7 时序逻辑可编程逻辑器件 教学基本要求 2、熟练掌握时序逻辑电路的分析方法 1、熟练掌握时序逻辑电路的描述方式及其相互转换。 3、熟练掌握时序逻辑电路的设计方法 4、熟练掌握典型时序逻辑电路计数器、寄存器、移位寄存器的逻辑功能及其应用。 5、正确理解时序可编程器件的原理及其应用。 6、学会用Virelog HDL设计时序电路及时序可编程逻辑器件的方法。 6.1 时序逻辑电路的基本概念 6.1.1 时序逻辑电路的模型与分类 6.1.2 时序电路逻辑的表达 6.1 时序逻辑电路的基本概念 6.1.1 时序逻辑电路的模型与分类 1. 时序电路的一般化模型 *电路由组合电路和存储电路组成。 *电路存在反馈。 结构特征: 输出方程: O=f1(I,S) 激励方程: E=f2(I,S) 状态方程 : Sn+1=f3(E,Sn) 表达输出信号与输入信号、状态变量的关系式 表达了激励信号与输入信号、状态变量的关系式 表达存储电路从现态到次态的转换关系式 2、异步时序电路与同步时序电路 时序电路 同步: 存储电路里所有触发器有一个统一的时钟源,它们的状态在同一时刻更新。 异步: 没有统一的时钟脉冲或没有时钟脉冲,电路的状态更新不是同时发生的。 输出方程 激励方程组 状态方程组 1. 逻辑方程组 6.1.2 时序电路功能的表达方法 状态转换真值表 1 0 0 0 1 0 0 0 1 1 0 0 0 0 0 0 0 0 Y A 0 1 0 1 0 0 0 1 1 1 0 0 0 1 0 1 1 1 0 1 1 1 0 1 0 0 1 1 1 0 输出方程 状态方程组 1. 根据方程组列出状态转换真值表 将状态转换真值表转换为状态表 0 1 / 0 0 0/ 1 1 1 1 1 / 0 0 0 / 1 1 0 1 0 / 0 0 0 / 0 0 0 0 1 / 0 0 0/ 1 0 1 状态表 A=1 A=0 状态转换真值表 0 1 0 1 0 0 0 1 1 1 0 0 0 1 0 1 1 1 0 1 1 1 0 1 0 0 1 1 1 0 1 0 0 0 1 0 0 0 1 1 0 0 0 0 0 0 0 0 Y A
文档评论(0)