网站大量收购独家精品文档,联系QQ:2885784924

QPSK全数字接收机定时同步环路.pdf

  1. 1、本文档共3页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
QPSK全数字接收机定时同步环路

2009 年第12 期,第42 卷 通 信 技 术 Vol.42,No.12,2009 总第216 期 Communications Technology No.216,Totally QPSK 数字接收机定时同步环路 晶, 周 冲, 晏 辉 (电子科技大学通信抗干扰技术国家级重点实验室,四川 成都 610054) 【摘 要】将三阶立方拉格朗日多项式内插算法和Gardner 定时误差检测算法应用于QPSK 全数字接收机定时同步环路, 并对构成环路的其他部分,环路滤波器以及数控振荡器进行分析并提出实现方法。通过仿真,证明上述算法具有良好的性能, 可以很好的解决定时同步问题,并在FPGA 上实现整个环路设计方案,使得数字解调的硬件实现具有良好的灵活性和可移植性。 【关键词】定时同步;内插滤波器;定时误差检测算法 【中图分类号】TN911.8 【文献标识码】A 【文章编号】1002-0802(2009)12-0004-03 Timing Synchronization Loop for QPSL All Digital Receiver MA Jing, ZHOU Chong, YAN Hui (State Key Lavb. for Anti-interference Communication Technologies, University of Electronic Science and Technology of China, Chengdu Sichuan 610054, China) Abstract】This paper proposes a scheme of timing synchronization loop for QPSK all digital receiver. The cubic Lagrange polynomial interpolation algorithm and Gardner’s algorithm of timing error detector, are utilized, and other parts of the timing synchronization loop——loop filter and numerical control oscillator are analyzed. The methods of implementation are also given in this paper. Simulation results indicate that the SER performance of Lagrange interpolation algorithm is excellent, and the proposed scheme is a good solution for timing synchronization. The loop design is implemented on FPGA, and a flexible and portable method for hardware implementation of digital demodulation is provided. Key words】timing synchronization; Interpolator; Gardner’s algorithm of timing error detector 0 引言 1 内插滤波器

文档评论(0)

jgx3536 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:6111134150000003

1亿VIP精品文档

相关文档