- 1、本文档共42页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
[理学]原理
本科生期末试卷(一)
一、选择题(每小题分,共分)
? 1? 从器件角度看,计算机经历了五代变化。但从系统结构看,至今绝大多数计算机仍属于(? )计算机。
??? A? 并行??? B? 冯诺依曼??? C? 智能??? D? 串行
? 2? 某机字长32位,其中1位表示符号位。若用定点整数表示,则最小负整数为(? )。
??? A? -(231-1)??? B? -(230-1)??? C? -(231+1)??? D? -(230+1)
? 3? 以下有关运算器的描述,(? )是正确的。
A? 只做加法运算??? B? 只做算术运算
C? 算术运算与逻辑运算??? D? 只做逻辑运算
? 4? EEPROM是指(? )。
??? A? 读写存储器??? B? 只读存储器
??? C? 闪速存储器??? D? 电擦除可编程只读存储器
? 5? 常用的虚拟存储系统由(? )两级存储器组成,其中辅存是大容量的磁表面存储器。
??? A? cache-主存??? B? 主存-辅存??? C? cache-辅存??? D? 通用寄存器-cache
? 6? RISC访内指令中,操作数的物理位置一般安排在(? )。
A? 栈顶和次栈顶??? B? 两个主存单元
C? 一个主存单元和一个通用寄存器??? D? 两个通用寄存器
? 7? 当前的CPU由(? )组成。
A? 控制器??? B? 控制器、运算器、cache
C? 运算器、主存??? D? 控制器、ALU、主存
? 8? 流水CPU是由一系列叫做“段”的处理部件组成。和具备m个并行部件的CPU相比,一个m段流水CPU的吞吐能力是(? )。
A? 具备同等水平??? B? 不具备同等水平
C? 小于前者??? D? 大于前者
? 9? 在集中式总线仲裁中,(? )方式响应时间最快。
??? A? 独立请求??? B? 计数器定时查询??? C? 菊花链
? 10? CPU中跟踪指令后继地址的寄存器是(? )。
??? A? 地址寄存器??? B? 指令计数器
??? C? 程序计数器??? D? 指令寄存器
? 11? 从信息流的传输速度来看,(? )系统工作效率最低。
??? A? 单总线??? B? 双总线
??? C? 三总线??? D? 多总线
? 12? 单级中断系统中,CPU一旦响应中断,立即关闭(? )标志,以防止本次中断服务结束前同级的其他中断源产生另一次中断进行干扰。
??? A? 中断允许??? B? 中断请求
??? C? 中断屏蔽??? D? DMA请求
? 13? 安腾处理机的典型指令格式为(? )位。
??? A? 32位??? B? 64位??? C? 41位??? D? 48位
? 14? 下面操作中应该由特权指令完成的是(? )。
A? 设置定时器的初值??? B? 从用户模式切换到管理员模式
C? 开定时器中断??? D? 关中断
? 15? 下列各项中,不属于安腾体系结构基本特征的是(? )。
A? 超长指令字??? B? 显式并行指令计算
C? 推断执行??? D? 超线程
、简答题(每小题8分,共16分)
? 1? ? 2? 指令和数据都用二进制代码存放在内存中,从时空观角度回答CPU如何区分读出的代码是指令还是数据。
、计算题(1分)
??? 设x=-1,y=+,数据用补码表示,用带求补器的阵列乘法器求出乘积x×y,并用十进制数乘法进行验证。
、证明题(12分)
??? 用定量分析方法证明多模块交叉存储器带宽大于顺序存储器带宽。
、分析题(12分)
图1所示的系统中,A、B、C、D四个设备构成单级中断结构,它要求CPU在执行完当前指令时转向对中断请求进行服务。现假设:①? TDC为查询链中每个设备的延迟时间;②? TA、TB、TC、TD分别为设备A、B、C、D的服务程序所需的执行时间;③? TS、TR分别为保存现场和恢复现场所需的时间;④? 主存工作周期为TM⑤? 中断批准机构在确认一个新中断之前,先要让即将被中断的程序的一条指令执行完毕。试问:在确保请求服务的四个设备都不会丢失信息的条件下,中断饱和的最小时间是多少?中断极限频率是多少?
、设计题(1分)
某计算机有图2所示的功能部件,其中M为主存,指令和数据均存放在其中,MDR为主存数据寄存器,MAR为主存地址寄存器,R0R3为通用寄存器,IR为指令寄存器,PC为程序计数器(具有自动加1功能),C、D为暂存寄存器,ALU为算术逻辑单元,移位器可左移、右移、直通传送。将所有功能部件连接起来,组成完整的数据通路,并用单向或双向箭头表示信息传送方向。画出“ADD R1,(R2)”指令周期流程图。该指令的含义是将R1中的数与(R2)指示的主存单元中的数相加,相加的结果直通传送至R1中。若另
文档评论(0)