- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
MPEG-4编码器在BF561上的优化
摘 要:介绍一种基于Blackfin系列处理器BF561实现的MPEG-4编码器,根据BF561的特点提出了三种优化措施,得到一种新的优化编码算法。通过标准测试序列和实时采集的数据对其进行性能测试,实验结果表明,该编码器优化效果明显,可实现D1格式下的实时采集压缩功能。
关键词:视频压缩; MPEG-4; BF561; 优化; 性能测试
中图分类号:TP391文献标识码:A
文章编号:1004-373X(2010)08-0194-03
Optimization of MPEG-4 Encoder Based on ADSP-BF561
HE Xin-hong
(PLA Military Representative Office in CNGC 203 Research Institute, Xi’an 710065, China)
Abstract:The implementation of MPEG-4 encoder based on the processor BF561 in Blackfin series is presented. Three optimal measures are proposed on the basis ofthe characteristics of BF561. A new optimal coding algorithm is obtained. The optimized encoder was tested with the standard test sequences and real-time collected data respectively. The experimental results prove that the encoder has better effects and can implement the functions ofreal-time acquisition and compression in D1 format.
Keywords:video compression; MPEG-4; BF561; optimization; performance testing
随着网络技术和多媒体技术的发展。视频通信的需求逐渐增加。同时,最新的视频压缩标准不断推出。MPEG-4 (Moving Pictures Expcrts Group-4)是国际运动图像像编码专家组(MPEG Moving Picture Experts Group)在1998年11月制定的。它提供了用于甚低速率的音视频编码,实现了基于内同的压缩编码,具有良好的兼容性、伸缩性和可靠性??\。以DSP为嵌入式图像处理核心的系统,具有开发周期短,编程灵活的特点,因此DSP图像处理系统成为了当前研究热点??\。Blackfin系列处理器是ADI专门针对于通信和多媒体方面的应用而开发的定点DSP,在片上集成了一套通用的数字图像处理外围设备,为数字图像处理和多媒体应用创建了一套完整的系统级片上解决方案。在此以该系列中BF561为平台,研究实现MPET-4编码算法,并对该算法进行优化。
1 ADSP-BF561结构特点
ADSP-BF561??\是采用对等的双核结构,可以很好地执行两种任务,且开发人员可以随意分配任务来平衡双核之间的负载。
如图1所示,每一个Blackfin内核包含两个乘/累加器(MAC),两个40位的ALU,四个视频专用8位ALU和一个40位移位器。运算单元处理来自寄存器组的8位、16位或者32位数据。每个MAC每周期可完成一个16位乘16位的乘法运算,并把结果累加到40位的累加器中,提供8位的精度扩展。ALU单元执行标准的算术和逻辑运算,由于两个ALU具备对16位或32位数据操作的能力,因此运算单元具备的灵活性可以满足各种应用中信号处理的要求。每个32位的输入寄存器可以作为两个16位的寄存器,因此每个ALU可以完成非常灵活的单16位算术运算。通过把寄存器当作两个16位的操作数使用,双16位或单32位操作可以在一个周期中完成。更好地利用第二个ALU,四个16位操作可以简单地完成,加速了每个周期的吞吐量。强大的40位移位器功能丰富,可以对数据进行移位、循环移位、归一化、提取和存储等操作。运算单元所使用的数据来自具有16个16位操作数或8个32位操作数的寄存器组。
同时BF561把存储器视为一个统一的4 GB地址空间,使用32位地址并采用分级存储器结构。Level 1(L1)存储器一般以全速运行,没有或只有很少的延迟。Level 2(L2
文档评论(0)