微机接口第12章 8237A_DMA控制器.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
微机接口第12章 8237A_DMA控制器

第十 二章 8237A DMA控制器及其应用 (416) DMA传输概念 DMA传输概念 DMA传输概念 DMA传输概念 DMA传输概念 DMA传输概念 12-1 8237A的组成和工作原理(P416) 8237A的组成和原理 8237A的组成和原理 8237A的组成和原理 8237A的组成和原理 8237A的组成和原理 8237A的组成和原理 8237A的组成和原理 8237A的组成和原理 8237A的组成和原理 8237A的组成和原理 8237A的组成和原理 8237A的组成和原理 8237A的组成和原理 8237A的组成和原理 8237A的组成和原理 8237A的组成和原理 12-3 8237A的编程和应用举例 微机原理与接口 微机原理与接口 前面几章各种I/O方式都需要CPU作为中介: 外设 ? CPU ? 内存 两个含义: 1)软件:外设与内存之间的数据传送是通过CPU执行程序来完成的(PIO方式); 2)硬件:I/O接口和存储器的读写控制信号、地址信号都是由CPU发出的(总线由CPU控制)。 缺点:程序的执行速度限定了传送的最大速度(约为几十KB/秒) 解决方法:DMA传输 外设直接与存储器进行数据交换 ,CPU不再担当数据传输的中介者; DMA传输: 外设 ? 内存 优点:数据传输由DMA硬件来控制,数据直接在内存和外设之间交换,可以达到很高的传输速率(可达几MB/秒) 总线由DMA控制器(DMAC)进行控制(CPU要放弃总线控制权),内存/外设的地址和读写控制信号均由DMAC提供 总线控制权: master、slave DMA传输: 外设 ? 内存 几个基本概念: DMAC编程周期:slave DMAC控制总线进行数据传输周期:master DMA的数据传输形式: 基本的: MEM ? I/O 和扩充的: MEM ? MEM I/O ? I/O DMA传送原理示意图 ① 外设发出DMA请求 ② DMAC向CPU申请总线 ③ CPU响应,释放总线控制权 ④ DMAC得到总线控制权,并发出DMA响应信号 ⑤ 由DMAC发出各种控制信号,控制外设与存储器之 间的数据传送 ⑥ 数据传送完后,DMAC撤销HOLD信号 ⑦ CPU释放HLDA信号,并重新控制总线 ① 系统总线 CPU DMAC 存储器 外设接口 AEN IOW MEMW MEMR IOR MEMW MEMR IOW IOR AEN HOLD HLDA DREQ DACK ② ③ ④ ⑤ AEN IOW IOR MEMW MEMR ⑥ ⑦ DMA控制器的工作过程 1)当外设准备好,可以进行DMA传送时,外设向DMA控制器发出“DMA传送请求”信号(DREQ); 2)DMA控制器收到请求后,向CPU发出“总线请求”信号HOLD,表示希望占用总线 ; 3)CPU在完成当前总线周期后会立即对HOLD信号进行响应。响应包括两个动作:一是CPU将数据总线、地址总线和相应的控制信号线均置为高阻态,由此放弃对总线的控制权。另一方面,CPU向DMA控制器发出“总线响应”信号(HLDA)。 4)DMA控制器收到HLDA信号后,就开始控制总线,并向外设发出DMA响应信号DACK; DMA控制器的工作过程 5)DMA控制器送出地址信号和相应的控制信号,实现外设与内存或内存与内存之间的直接数据传送; 例如,向I/O接口发出读信号,同时往地址总线上发出存储器的地址和存储器写信号和AEN信号,即可从外设向内存传送一个字节。 6)DMA控制器自动修改地址和字节计数器,并判断是否需要重复传送操作。当规定的数据传送完后,DMA控制器就撤销发往CPU的HOLD信号。CPU检测到HOLD失效后,紧接着撤销HLDA信号,并在下一时钟周期重新开始控制总线。 DMA的三种传输方式P423: 连续传送(块传送): DMAC申请到总线后,将一块数据传送完后才释放总线,而不管在这期间DREQ是否有效 单次传送(每次传送一个字节): 每个DMA周期只传送一个字节就立即释放总线。 按需传送(猝发传送、请求传送):也可以传送数据块,直到要求停止。与块传送不同的是,每次传送一个字节后都要对DREQ进行测试,一旦该信号无效,就马上停止传送。但不释放总线,一旦DREQ有效,又开始传送。 一、8237的内部结构 1.时序控制逻辑: 8237A是一个可编程的DMA 控制器芯片,它直接应用于8086/8088 和80286系统。在386和486系统中,作为集成系统外设接口芯片中的一部分仍起着DMA控制器的作用。8237A的内部结构框图见P417图12-1 从态时接受系统送来的时钟,复位,片选和读写信号,

文档评论(0)

yaocen + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档