数字缓冲器基本介绍DigBufV13功能和概述.pdf

数字缓冲器基本介绍DigBufV13功能和概述.pdf

  1. 1、本文档共8页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数字缓冲器基本介绍DigBufV13功能和概述

数字缓冲器基本介绍 DigBuf V 1.3 001-84909 Rev. ** Digital Buffers Copyright © 2012 Cypress Semiconductor Corporation. All Rights Reserved. ® PSoC 模块 API 存储器 (字节) Flash (闪 引脚 (每个外 资源 数字 模拟 CT 模拟 SC 存) RAM 部 I/O) CY8C29/27/24/22/21xxx, CY8C23x33, CY8CLED02/04/08/16, CY8CLED0xD, CY8CLED0xG, CY8CTST110, CY8CTMG110, CY8CTST120, CY8CTMG120, CY8CTMA120, CY8CTMA140, CY8C21x45, CY8C22x45, CY8CTMA30xx, CY8C28x45, CY8CPLC20, CY8CLED16P01, CY8C28xxx 0 0 0 25 0 1 到 4 CYWUSB6953 0 0 0 25 0 1 到 4 功能和概述 两个数字缓冲器 可以将 Input1 反相 可用于产生 Output1 上升沿上的中断。 DigBuffer 用户模块是一个简单的双输入双输出数字缓冲器。 输出等于输入信号。 Figure 1. DigBuf 框图 Cypress Semiconductor Corporation • 198 Champion Court • San Jose, CA 95134-1709 • 408-943-2600 Document Number: 001-84909 Rev. ** Revised December 13, 2012 Digital Buffers 功能描述 DigBuf 是两个数字缓冲器的组合。 可将其映射至任何数字 PSoC 模块。 API 提供启用或禁用 Output1 中 断功能的函数。 直流和交流电气特性 Table 1. DigBuf 直流和交流电气特性 参数 条件和注释 典型值 限制 单位 来自全局总线的输入 Fmax 12 MHz 来自内部连接的输入 Fmax 48 MHz 输入到输出转换 25 ns 输出到全局总线的 Fmax 12 MHz 输出到内部连接的 Fmax 48 MHz

您可能关注的文档

文档评论(0)

sunshaoying + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档