第6章时序电路1.ppt

  1. 1、本文档共25页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
第6章时序电路1

* 第 六 章 时 序 逻 辑 电 路 教学要求 一.重点掌握的内容: (1)时序逻辑电路的概念及电路结构特点; (2)同步时序电路的一般分析方法; (3)同步计数器的一般分析方法; (4)会用置零法和置数法构成任意进制计数器。 二.一般掌握的内容: (1)同步、异步的概念,电路现态、次态、有效状态、无效状态、有效循环、无效循环、自启动的概念,寄存的概念; (2)同步时序逻辑电路设计方法。 一、组合电路与时序电路的区别 1. 组合电路: 电路的输出只与电路的输入有关, 与电路的前一时刻的状态无关。 2. 时序电路: 电路在某一给定时刻的输出 取决于该时刻电路的输入 还取决于前一时刻电路的状态 由触发器保存 时序电路: 组合电路 + 触发器 电路的状态与时间顺序有关 电路图 时钟方程、驱动方程和输出方程 状态方程 状态图、状态表 时序图 1 5 时序电路的分析步骤: 4 二时序逻辑电路的分析方法 2 将驱动方程代入特性方程 判断电路逻辑功能,检查自启动 3 计算 例1 解: ①写方程组 驱动方程 同步时序电路,时钟方程省去。 输出方程 ②求状态方程 将驱动方程代入JK触发器的特性方程 中得电路的状态方程: ③计算、列状态转换表 画状态转换图 000 001 010 011 100 101 110 111 /0 /0 /0 /0 /0 /0 /1 /1 Q3Q2Q1 /Y ④作时序图 ⑤说明电路功能 这是一个同步七进制加法计数器,能自启动。 0 0 0 0 0 1 0 0 1 0 1 1 0 0 1 0 1 1 0 1 1 0 0 0 例2. 时序电路如下图所示,写出它的驱动方程、状态方程、;设电路的初始状态为0,画出Q的波形。 例3时序电路如下图所示,写出它的驱动方程、状态方程、输出方程;设电路的初始状态为0,已知CP为X的波形,画出Q和Z的波形。 三、任意进制计数器的构成方法 利用现有的N进制计数器构成任意进制(M)计数器时,如果MN,则只需一片N进制计数器;如果MN,则要多片N进制计数器。 实现方法 置零法(复位法) 置数法(置位法) 置零法:适用于有清零输入端的集成计数器。原理是不管输出处于哪一状态,只要在清零输入端加一有效电平电压,输出会立即从那个状态回到0000状态,清零信号消失后,计数器又可以从0000开始重新计数。 置数法:适用于具有预置功能的集成计数器。对于具有预置数功能的计数器而言,在其计数过程中,可以将它输出的任意一个状态通过译码,产生一个预置数控制信号反馈至预置数控制端,在下一个CLK脉冲作用后,计数器会把预置数输入端D0D1D2D3的状态置入输出端。预置数控制信号消失后,计数器就从被置入的状态开始重新计数。 例6.3.2 解: 1.置零法 74LS160具有异步清零功能 Q3Q2Q1Q0 0000 0001 0010 0011 0100 0101 0110 当MN时,一片N进制计数器即可实现 1 1 CLK 1 1 0 当计数器记成Q3Q2Q1Q0=0110时,与非门输出低电平 信号给 端,将计数器置零。置零信号不是一个稳定的状态, 持续时间很短,有可能导致电路误动作。 2.置数法 74LS160具有同步置数功能 (1) Q3Q2Q1Q0 0000 0001 0010 0011 0100 0101 1 1 CLK 1 1 0 LD′=0后,还要等下一个CLK信号到来时才置入数据, 而这时LD′=0的信号以稳定地建立了,提高了可靠性。 例6.3.3 分析下图电路逻辑功能。 解:

文档评论(0)

xy88118 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档