HPS-FPGAAXI桥接硬件处理器系统HPS技术参考手册TRM-Altera.PDF

HPS-FPGAAXI桥接硬件处理器系统HPS技术参考手册TRM-Altera.PDF

  1. 1、本文档共14页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
HPS-FPGAAXI桥接硬件处理器系统HPS技术参考手册TRM-Altera

5. HPS- FPGA AXI 桥接 November 2012 cv_54005-1.1 cv_54005-1.1 这一章节介绍用于通信 FPGA 架构和 HPS 逻辑之间数据的硬核处理器系统 (HPS) 中的桥 接。桥接使用高级微处理器总线体系结构 (AMBA®) 高级可扩展接口 (AXI ™ ) 协议 , 并且 以 AMBA 网络互联 (NIC- 301) 为基础。 f 额外的信息可从AMBA AXI协议规范v1.0 和AMBA网络互联(NIC- 301)技术参考手册获得, 您可以从 ARM 网站 () 下载。 HPS 包含以下 HPS- FPGA AXI 桥接 : ■ FPGA- to- HPS 桥接 ■ HPS- to- FPGA 桥接 ■ 轻型 HPS- to- FPGA 桥接 AXI 桥接的特性 HPS- FPGA AXI 桥接支持 FPGA 内核逻辑中的主器件与 HPS 逻辑中的从器件进行通信 ( 反 之亦然)。例如 , 您可以例化 FPGA内核逻辑中额外的存储器或外设 , 并且属于 HPS 逻 辑中组件的主接口可以访问它们。也可以例化 ( 例如 FPGA 内核逻辑中Nios® II 处理器 ) 的组件并且它们的主接口可以访问 HPS 逻辑中的存储器或外设。 AXI 桥接提供表 5–1 中列出的功能。 表 5–1. AXI桥接功能 轻型 FPGA- to- HPS HPS- to- FPGA 功能 HPS- to- FPGA 桥接 桥接 桥接 支持 AMBA AXI3 接口协议 v v v 实现时钟交叉并且管理HPS 逻辑和FPGA 内核 v v v 逻辑中时钟域中的数据传输 执行 HPS 逻辑和 FPGA内核逻辑之间的数据宽 v v v 度转换 在例化时支持 FPGA 接口宽度的配置

文档评论(0)

sunshaoying + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档