ISD4004语音芯片的工作原理及智能控制系统中的应用pdf.PDFVIP

ISD4004语音芯片的工作原理及智能控制系统中的应用pdf.PDF

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
ISD4004语音芯片的工作原理及智能控制系统中的应用pdf

ISD4004 语音芯片的工作原理及智能控制系统中的应用 作者:北方工业大学工学院 张常年 王振红 李 洋 来源:《国外电子元器件》 摘要:ISD4044 是一种采用 ChipCorder 专利技术的语音芯片。此芯片无须 A/D 转 换和压缩就可以直接储存,没有 A/D 转换误差,在一个记录位(BIT )可存储250 级声音信号,相当于通常的 A/D 记录的 8 倍。片内集成了晶体振荡器、麦克前置 放大器、自动增益控制等,只要很少的外围器件,就可以构成个完整声音录放系 统。本文介绍了 ISD4004 的原理、特点、功能及其在智能控制系统中的应用。 关键词:ISD4004 单片机 89C51 1 概述 ISD4004 是美国 ISD 公司制造的一种新款语音芯片。与 ISD 其它系列语音产品不同的是,ISD4004 是一种微控制器“从”设备,而“主”控制器可以是内置有 SPI 兼容接口的微控制器,也可以用 I/O 仿真 SPI 通信协议。ISD4004 系列工作电压为 3V,单片录放时间为 8~16 分钟,音质好,适用于移动电话及其它 便携式电子产品中。该芯片采用 CMOS 技术,内含振荡器、抗混叠滤波器、平滑滤波器、音频放大器、 自动静噪及高密度多电平闪烁存贮陈列。芯片的所有操作必须由微控制器控制,操作命令可通过串行通 信接口(SPI 或 Microwire )送入。ISD4004 采用多电平直接模拟量存储技术,每个采样值直接存贮在片 内闪烁存贮器中,因此能非常真实、自然地再现语音、音调和效果声,避免了一般固体录音电路因量化 和压缩造成的量化噪声和“金属声” 。采样频率可为4.0 ,5.3,6.4,8.0kHz,频率越低,录放时间越长, 音质则有所下降, 片内信息存于闪烁存贮器中,可在断电情况下保存 100 年(典型值),反复录音 10 万次。 2 引脚功能描述 ISD4004 的引脚排列如图 1 所示,各引脚功能如下: 电源(VCCA ,VCCD ):为使噪声最小,芯片的模 拟和数字电路使用不同的电源总线,并且分别引到外封装 的不同管脚小,模拟和数字电源端最好分别走线。尽可能 在靠近供电端处相连,而去耦电容应尽量靠近器件。 地线(VSSA ,VSSD ):芯片内部的模拟和数字电路 也使用不同的地线。 同相模拟输入(ANA IN+ ):录音信号 的同相输入 端。输入放大器可用单端或差分驱动。单端输入时,信号 由耦合电容输入,最大幅度为峰峰值32mV,耦合电容和 本端的 3kΩ电阻输入阻抗决定了芯片频带的低端截止频 率。差分驱动时,信号最大幅度为峰峰值 16mV,与 ISD33000 系列相同。 反相模拟输入(ANA IN- ):差分驱动时,为录音信 号的反相输入端。信号通过耦合电容输入,最大幅度为峰 峰值 16mV。 音频输出(AUD OUT ):提供音频输出,可驱动5kΩ的负载。 片选(SS ):此端为低,即向该ISD4004 芯片发送指令,两条指令之间为高电平。 串行输入(MOSI ):此端为串行输入端,主控制器应在串行时钟上升沿之前半个周期将数据放到 本端,供 ISD 输入。 串行输出(MISO ):ISD 的串行输出端。ISD 未选中时,本端呈高阻态。 串行时钟(SCLK):ISD 的时钟输入端,由主控制器产生,用于同步MOSI 和 MISO 的数据传输。 数据在 SCLK 上升沿锁存到 ISD,在下降沿移出 ISD 。 中断(INT ):本端为漏极开路输出。ISD 在任何操作(包括快进)中检测到 EOM 或 IVF 时,本端 变低并保持。中断状态在下一个 SPI 周期开始时清除。中断状态也可用 RINT 指令读取。 OVF 标志用来指示 ISD 的录、放操作已到达存储器的末尾。只在放音中检测到内部的EOM 标志 时,此状态位才置 1。 行地址时钟(RAC ):漏极开路输出。每个RAC 周期表示 ISD 存储器的操作进行了一行(ISD4004 系列中的存贮器共 2400 行)。该信号保持高电平的时间为 175ms,低电平时间为 25ms 。在快进模式, RAC 可保持高电平 218.75µs ,低电平 31. 25µs 。该端可用于存储管理技术。 3 工作原理与功能特性 ISD4004 声音录放采用 CchipCorder 专利技术,即无须 A/D 转换和压缩就可以直接储存,没有 A/D 转换误差,在个记录位(BIT )可存储250 级声音信

文档评论(0)

sunshaoying + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档