ISE 11.1 使用说明_吴体龙.ppt

  1. 1、本文档共39页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
ISE 11.1 使用说明_吴体龙

基于 Xilinx XST 的综合 * 基于 ISE 的仿真 代码编写完毕后,需借助于测试平台来验证所设计的模块是否满足要求。ISE 提供了两种测试平台的建立方法,一种是使用 HDL Bencher 的图形化波形编辑功能编写,另一种就是利用 HDL语言。后者使用简单、功能强大。 基于 Verilog 语言建立测试平台:首先在工程管理区将“Sources for”设置为Behavioral Simulation,在任意位置单击鼠标右键,并在弹出的菜单中选择“New Source”命令,然后选中“Verilog Test Fixture”类型,输入文件名,再点击“Next”进入下一页。选择要仿真的文件,点击“Next”后进入下一页,直接点击“Finish”按键,ISE 会在源代码编辑区自动显示测试模块的代码;代码编写完成后双击工程管理区 ISE Simulator,若仿真成功,则如图所示: * 基于 ISE 的实现 实现(Implement)是将综合输出的逻辑网表翻译成所选器件的底层模块与硬件原语,将设计映射到器件结构上,进行布局布线,达到在选定器件上实现设计的目的。 实现主要分为 3 个步骤:翻译(Translate)逻辑网表,映射(Map)到器件单元与布局布线(Place Route)。 * 基于 ISE 的实现 After you generate a netlist, you can implement the design. There are several outputs of implementation, which include: reports, timing simulation netlists, floorplan files, FPGA editor files, and more. When you take a closer look at the implementation phase, you realize it is more than just place route. Implementation includes many phases. The Translate phase is where you merge multiple design files into a single netlist. The Map phase is where you group logical symbols from the netlist (gates) into physical components (slices and IOBs). The Place Route phase is where you place components onto the chip, connect the components, and extract timing data into reports. * 基于 ISE 的硬件编程 生成二进制编程文件并下载到芯片中——硬件编程和下载,是 FPGA 设计的最后一步。生成编程文件在 ISE 中的操作非常简单,在过程管理区中双击 Generate Programming File选项即可完成,完成后则该选项前面会出现一个打钩的圆圈,如图 所示。生成的编程文件放在 ISE 工程目录下,是一个扩展名为.bit 的位流文件。 * 基于 ISE 的硬件编程 设计的最后一步——下载。双击过程管理区的 Generate Programming File选项下面的 Configure Device(iMPACT)项,然后在弹出的 Configure Device 对话框中选取合适的下载方式,ISE 会自动连接 FPGA 设备。 * * 以上为一个完整的 FPGA 设计开发流程。 请注意:ISE 的功能强大,以上介绍只是其中最基本的操作,更多的内容和操作需要通过阅读 ISE 在线帮助来了解,诸多工具的使用也需要在大量的实际实践中来熟悉。 * * Xilinx ISE 11.1 使用说明 内容简介 FPGA开发简介 概述与结构 开发工具 开发流程 Xilinx ISE 11.1 使用 ISE 套件的介绍与安装 HDL 代码输入 基于 ISE 的开发流程 * FPGA 开发简介 概述与结构 开发工具 开发流程 * FPGA 概述 * FPGA 指 Field Programmable Gate Array,即现场可编程门阵列。它是在PAL、GAL、EPLD等可编程器件的基础上进一步发展的产物。它是专用集成电路(ASIC)领域中的一种半定制电路,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。 FPGA 结构 *

文档评论(0)

f8r9t5c + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:8000054077000003

1亿VIP精品文档

相关文档