毕业设计(论文)-基于MATLAB的DPLL设计与仿真汇.docVIP

毕业设计(论文)-基于MATLAB的DPLL设计与仿真汇.doc

  1. 1、本文档共36页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计(论文)-基于MATLAB的DPLL设计与仿真汇

摘要 现代通信系统中,同步问题是决定系统性能和应用的根本问题。锁相环路作为同步技术的核心部件,已在模拟和数字通信及无线电电子学等各个领域中得到了极为广泛的应用,特别是在数字通信的调制解调和位同步中常常要用到各种各样的锁相环。 本文分析了全数字锁相环(NR—DPLL) 基本组成和工作原理,利用MATLAB对锁相环的进行设计,了解其各个部分功能具体结构,利用MATLAB工具箱对锁相环的进行仿真,改变锁相环参数最后进行了参数分析。同时重点针对DDS做详细了解,对其做出仿真并进行分析 关键词:奈奎斯特型全数字锁相环;模块设计;仿真;参数分析 Abstract Modern communication systems, the synchronization problem is to determine system performance and application of the fundamental problems. PLL synchronization technology as the core components in analog and digital communication and radio electronics and other fields has been very widely used, especially in the digital communications modem and bit synchronization often use a variety of all kinds of PLL. This paper analyzes the all-digital phase-locked loop (NR-DPLL) basic composition and working principle of the PLL using MATLAB to design, understand the function of each part of the specific structure of the PLL using MATLAB simulation toolbox change the PLL parameters Finally, a parametric analysis. At the same time focusing on a detailed understanding of DDS, making simulation and analysis of its Keywords: Nyquist-type all-digital phase locked loop, module design, Simulation, Parameter 目 录 摘要 I Abstract II 目 录 III 第一章 绪论 2 1.1 选题的背景与意义 2 1.2 数字锁相环的分类 2 1.3 论文的主要研究工作 3 第二章 锁相环基本原理 4 2.1 鉴相器(PD) 5 2.2 环路滤波器(LPF) 6 2.3 压控振荡器(VCO) 6 第三章 数字锁相环的经典结构设计 7 3.1 奈奎斯特采样鉴相器 7 3.2 数字环路滤波器 7 3.3 数字控制振荡器(NCO) 8 3.4 NR-DPLL的动态方程与相位模型 13 3.5 NR-DPLL的性能分析 14 第四章 奈奎斯特数字锁相环(NR-DPLL)的仿真 16 4.1 仿真原理与过程 16 4.2 仿真结论 22 第五章 论文以后的研究工作 24 5.1 异或鉴相器 24 5.2 一阶环路滤波器 25 5.3 压控振荡器 25 第六章 结束语 26 参考文献 27 谢辞 28 附录一 MATLAB简介 29 附录二 H()的幅频响应 30 附录三 误差电压和控制电压 31 第一章 绪论 1.1 选题的背景与意义 锁相环路已在模拟和数字通信及无线电子电子学的各个领域中得到了几位广泛的应用。随着大规模,超高速数字2集成电路的发展以及计算机的普遍应用,在传统的模拟锁相环路(APLL)应用领域中,一大部分已被数字锁相环路(DPLL)所取代。全数字锁相环ADPLL(All Digital Phase-Locked Loop),顾名思义,其环路中的所有部件都是用数字电路来实现的,到20世纪70年代开始出现的数字锁相环,在现代科技的很多领域都有锁相环的应用。数字锁相技术在数字通信的调制解调、位同步、频率合成中常常要用到各种各样的锁相环,本文主要讨论的奈奎斯特全数字锁相环模块设计与仿真,对于加深对数字锁相环的理解,以及对其他种类数字锁相环的理解应用都有知道很好的指导作

您可能关注的文档

文档评论(0)

liwenhua00 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档