数字电路期末复习-数电资料2.docVIP

  1. 1、本文档共5页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一、选择题 1.若输入变量A、B全为1时,输出F=0,则其输入与输出的关系是________ A. 异或 B. 同或 C. 或与 D. 与或 2.下列逻辑等式中不成立的是__________ A.A+BC=(A+B)(A+C) B. C. D. 3.逻辑函数 F =的反函数为________ A. B. C. D. 当驱动共阴极七段数码管的显示译码器七个输出端状态为abcdefg=0110011时(高电平有效),译码器输入端DCBA状态(8421BCD码)应为____________。 A.0011 B.0100 C.0110 D.1000 5.如右图所示为TTL门电路,输出Y的结果为_______ A. B. C. D.1 6.8—3线优先编码器74LS148的输入依次其编码输出的值是____ A.000 B.001 C. 110 D. 111 7.已知74LS138译码器的输入三个使能端有效()时,地址码A2A1A0=101,则输出 分别为_________ A. B. C. D.8. 对于J-K触发器,若J=K,则可完成_________触发器的逻辑功能。 A.R-S B.D C.T D.T 9.6个D触发器组成的扭环行计数器最多有______个有效状态。 A.6 B. 12 C.36 D. 64 10.555定时器输入端端(管脚6)、 端(管脚2)的电平分别大于和时(复位端(RD=1),定时器的输出端(管脚3)状态是_________。 A.0 B.1 C.原状态 D. 不确定 二、填空题 1. 二进制数1100001的十六进制形式为 H,其8421BCD码为______________。 2. 三态门输出端有可能出现三种状态,分别是___________、高电平、低电平。 3.2015个“0”相同或的结果是___________。 4. 对于CMOS或非门的多余输入端应该作___________处理。 5. 下图所示电路的输出表达式为Y=________________。 6. 数字电路按照是否有记忆功能通常可分为___________________和 _________________两类。 7. 由与非门组成的同步RS触发器的输入端约束条件是_____________。 8.一个6进制计数器和一个十进制计数器串联后,最大的计数容量是___________。 三、化简题 1.用公式法将逻辑函数化简成为最简与或式: 2. 用图形法将具有约束条件的函数化简成为最简与或式: Y(A,B,C,D,)=∑m(1,2,4,12,14)+ ∑d(5,6,7,8,9,10) 四、作图与分析题 1.设边沿JK触发器的初始状态为0,触发翻转发生在时钟脉冲的下降沿,已知输入J、K的波形图如下图,画出输出与的波形图。 2.分析图示电路,要求写出表达式,列真值表并总结功能。 3.分析下图所示时序电路,起始状态,并画出电路的时序图。 4.集成十进制异步加法计数器74290具有异步清零、异步置9等功能,试分析如图所示电路为多少进制计数器,并画出状态转移图。 五、综合设计题 1. 举重比赛有A、B、C三个裁判和一个总裁判D,当D同意时,运动员可得两票,而A、B、C有一个人同意通过时,可得一票,总票数为5,获得3票或以上为举重成功。试用集成八选一数选器74LS151设计裁判表决电路. 试用下降沿触发的边沿JK触发器设计一个同步时序电路,其要求实现的状态转移图如下所示。 3.试分别利用两片74161芯片的异步清零或同步置数功能构成100进制计数器。要求:(1)写出归零逻辑的表达式;(2)画出连线图。 第 1 页 共 6 页 000 010 001 011

文档评论(0)

1243595614 + 关注
实名认证
文档贡献者

文档有任何问题,请私信留言,会第一时间解决。

版权声明书
用户编号:7043023136000000

1亿VIP精品文档

相关文档