- 1、本文档共76页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
TANNER使用SPICE简介 TANNER安装文件及其它文档见共享目录 主要内容 TANNER简要介绍 SPICE语法简介 TANNER 全定制设计流程 使用TANNER 前段设计工具 S-Edit:电路设计 LVS:逻辑版图对比 NetTran:netlist转换工具 电路模拟工具 T-Spice:Spice模拟工具 GateSim:门级电路模拟 W-Edit:波形察看和编辑工具 S-Edit 建立Symbol的方法(1) 新建一个新file File-new 打开spice库 File-open-选择spice.sdb 拷贝一个symbol Module-open-选择新建的file Module-copy-选择要拷贝的symbol-ok 然后打开刚刚拷贝过来的symbol,并对其性质作需要的修改 Ctrl+E or Edit-Edit Object…… 建立Symbol的方法(2) 利用Symbol Browser添加所需要的symbol 新建一个file 然后打开symbol Browser 添加所需要的库,并选择所要添加的module,单击place 然后打开这个module Module-open-…… 对对象的属性进行修改 建立Symbol的方法(3) 自己画 建立Symbol的方法(3) T-Spice L-Edit的特点 设定L-Edit L-Edit绘制简单单元 file cell instance Cross-section DRC Extract LVS (Layout Vs Schematic) SPICE SPICE SPICE模拟的基本概念 典型spice输入文件剖析 器件模型的解释 波形查看工具 Hspice使用技巧 SPICE模拟的基本概念 SPICE : Simulation Program with Integrated Circuit Emphasis 被业界广泛使用,已经成为事实上的标准 SPICE有多种版本,其中大部分源于Berkeley Hspice: Synopsys Cadence:Spectre 对于不同版本的SPICE,其基本算法是一样的,不同点在于: time step equation solver convergence control SPICE模拟的基本概念 Spice的主要用途 代替计算 辅助验证 辅助设计 Spice的使用时机 单元级设计 小模块的设计 对精度要求很高的模拟电路的设计 Spice的特点 精度高 速度慢 主要内容 SPICE模拟的基本概念 典型spice输入文件剖析 器件模型的解释 波形查看工具 Hspice使用技巧 Hspice的输入输出 主要的输入文件 Input netlist file (.sp) 内容 指定输入激励 指定分析的种类 对输出进行控制 指定spice模型和DUT 获取方法 手工编写 Model and device libraries (.lib) 内容:基本元件的spice模型参数 获取方法:从foundry获得 Command include files (.inc) 内容:包含DUT 获取方法:从电路图导出cdl,从版图导出spf 工具:Cadence composer, Cadence cdlout, Cadence virtuoso, Synopsys Hercules, Synopsys StarRC-XT Cdl网表的获取 Spf文件的获取 .sp文件的整体结构(推荐) 节点命名规范 字母或者数字(e.g. data1, n3, 11, ....) 0 (zero) is Always Ground Trailing Alphabetic Character are ignored in Node Number,(e.g. 5A=5B=5) Ground may be 0, GND, !GND All nodes are assumed to be local Node Names can be may Across all Subcircuits by a .GLOBAL Statement (e.g. .GLOBAL VDD GND ) 元器件命名规范 单位和缩减因子 常用语句 .TEMP 30 .inc dff.cdl .LIB Definition and Call Statement 常用语句 Subcircuit Definition and Call Statement 激励 直流源 脉冲源 PWL源 分析的类型与顺序 直流扫描与小信号分析 交流扫描与小信号分析 瞬态分析 输出文件小结 输出变量 瞬态分析时的功耗分布 模拟结果的输出 .measure Rise, Fall, and Dela
文档评论(0)