- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
DSPC5000结构及外围功能
新型 C55x? DSP 结构的最新动态;新型 C55x? DSP 结构的最新动态;先进的自动电源管理;增强的闲置域;结果是极其高效的电量使用和更低的系统成本。通过使用较少电量并散发更少的热量,C55x DSP 内核赋予设计人员有关电路板设计的更高灵活性。
C55x DSP 内核最具创新的特色之一是其支持可变长度指令(基于新的字节寻址方案):
指令长度可以是 8、16、24、32、40 或 48 位。
指令提取从 16 位增加到 32 位。
片上指令缓冲存储器单元会自动取出指令以最充分使用每个时钟周期。
C55x DSP 内核存储器总线活动的降低可以降低电量要求,同时在每个时钟周期,更长的指令可以执行更多的功能,从而提高了性能并降低了系统成本。
C55x DSP 内核对于增强并行功能的关注使以下设备的周期效率得到改进:
附加硬件 - 双 17 x 17 位 MAC、另一个 16 位 ALU、四个新的数据寄存器(可用于简单计算)以及四个 40 位累加器,这使每个周期能完成更多的工作,从而显著地降低整体的电量要求。
新指令功能:
自动并行指令
隐式或内置并行指令
用户编程并行指令
提高正交性的附加指令
附加总线和扩展寻址 - 为确保吞吐量可以获取理论上新的计算硬件使之成为可能的最大吞吐量,C55x DSP 内核采用以下总线:
三条 16 位数据读总线
两条 16 位数据写总线
一条 32 位程序总线
六条 24 位地址总线 ;改进的控制代码密度;外部存储器接口;具有猝发填充功能的指令高速缓冲存储器;缩短的调试;TMS320C54x? DSP 结构的最新动态;TMS320C54x? DSP 结构的最新动态;C5000 外围功能;全速 USB 2.0 (12Mbps) - C5509;硬件 UART (UART) - C5404、C5407、C5502;内部集成电路 (IIC) - C5502、C5509;模数转换器 (ADC) - C5509;多媒体卡 / Secure Digital (MMC/SD) - C5509;视频硬件扩展 - C5510、C5509;多通道缓冲串行端口 (McBSP);直接存储器存取 (DMA);8/16 位增强型主机端口接口 (EHPI)
文档评论(0)