- 1、本文档共16页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
备课 长江大学计算机科学学院
教学内容 第7章 中断及中断控制器 学时分配 教学目的 1、通过本章的学习,使学生掌握有关中断和中断源、中断处理过程; 2、掌握中断优先级和中断嵌套等基本知识; 3、掌握可编程中断控制器82C59A的外部特性及其与CPU的连接方式;掌握82C59A的初始化编程; 4、掌握80086/8088可屏蔽中断的全过程。了解82C59A的结构及级联方式的运用等。
教学要求 1、先讲清楚中断的基本概念,后讲8086的中断系统。 2、中断控制器8259A的重点在于其工作原理,与CPU的接口等。 3、注意讲8259A初始化控制字的作用与规律。
重点难点 中断及中断处理过程 2、82C59A的初始化编程 3、8086/8088可屏蔽中断的全过程 8086/8088的中断系统 中断优先权的控制机理 教学过程 1、使用自己做的电子讲稿讲解。 2、必须配合黑板板书解释。要布置适当的作业。 3、注意讲课时采用启发式,适当提问,了解上课学生听课的效果。 课堂提问与讨论 回答问题情况记载
7.1 概 述
除了用电子稿讲之外,还要补充数字逻辑的知识,一定要为讲8259打好基础 7.1.1 中断、中断源及中断系统 1.中断、中断源 (1)“中断”:是指在CPU正常运行程序时,由于内、外部事件引起CPU暂时中止正在运行的程序,转而去执行请求CPU暂时中止的内、外部事件的服务程序,服务程序处理完毕后又返回到被中止的程序。 (2)能够向CPU发出中断请求的中断来源称为“中断源”。 2.中断系统的功能 (1)中断处理:包括发现中断请求、响应中断请求、中断处理与中断返回。 (2)中断控制:主要是实现中断优先级的排队和中断嵌套。 3.中断的主要用途 (1)实现输入/输出操作; (2)电源掉电或其他情况的报警等。 4.可屏蔽中断与不可屏蔽中断 凡是微处理器内部能够“屏蔽”的中断,称为可屏蔽中断; 凡是微处理器内部不能“屏蔽”的中断,称为不可屏蔽中断。 7.1.2 中断处理过程 1.CPU响应中断的条件 设置中断请求触发器 设置中断屏蔽触发器 CPU内部设置中断允许触发器的状态 CPU在现行指令结束后响应中断 具有中断屏蔽的接口电路: 2.CPU对中断的响应过程 进入中断周期后,中断响应的过程如下: (1)关中断:CPU在响应中断后,发出中断响应信号,同时内部自动地关中断,以禁止接受其他的中断请求。 (2) 保护断点:把断点处的标志寄存器F的内容、段寄存器CS值和指令指针IP值依次压入堆栈保存,以便中断处理完后能正确地返回到主程序的断点地址,接着执行被中断的程序。 (3) 识别中断源:CPU要对中断请求进行处理,必须要找到相应中断服务程序(处理中断的程序)的入口地址,这就是中断源的识别。 (4)保护现场:为了不使中断服务程序的运行影响主程序的状态,必须把断点处有关寄存器(指在中断服务程序中要使用的寄存器)内容压入堆栈保护。 (5) 执行中断服务程序 (6) 恢复现场:即把中断服务程序压入堆栈的现场信息从堆栈中弹出来,并存入到原寄存器中,这是在中断服务程序中用POP指令来实现的。 (7) 开中断与返回:开放中断在返回之前,目的是返回主程序后能继续响应新的中断请求。从中断返回到断点处,有一条专门的中断返回指令,该指令的隐操作是将堆栈栈顶处连续的3个字依次弹出给指令指针IP、 段寄存器CS以及标志寄存器F。 7.1.3 8086/8088的中断系统 8086/8088的中断源: 1.外部中断 8086/8088有两条中断信号线——INTR和NMI
要结合PC机中断系统原理讲 (1)可屏蔽中断INTR * 可屏蔽中断请求线INTR通常由中断控制器 82C59A驱动,该控制器又与需要中断服务的外部设备相连; * CPU通过向82C59A写命令字来控制82C59A的工作; * 82C59A 负责管理多个外设以中断方式与CPU交换数据; * 82C59A接收与其相连接的外部设备送来的中断请求,并判断提出中断请求的哪一个外部设备的优先级最高; * 82C59A向CPU提出中断申请。 * CPU对INTR中断请求的响应过程是执行两个(中断响应)总线周期, * 在第一个中断响应周期内信号通知82C59A,中断
文档评论(0)