一种sigma-delta adc中抽取滤波器的研究-research on a decimation filter in sigma - delta adc.docxVIP

一种sigma-delta adc中抽取滤波器的研究-research on a decimation filter in sigma - delta adc.docx

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
一种sigma-delta adc中抽取滤波器的研究-research on a decimation filter in sigma - delta adc

1绪论1.1引言根据“国际半导体技术路线”(InternationalTechnologyRoadmapforSemiconductor,ITRS)的报告,CMOS工艺的特征尺寸会在未来至少十年当中继续降低,到2013年将会达到32nm。而现在工业界也普遍采用了45nm以及65nm的CMOS芯片制造技术,Altera公司也在2008年末推出了40nm的FPGA芯片。随之而来的是晶体管的速度更快了,使得在数字电路中的时钟频率进一步提升,并且功耗也随之减少。但是这样的技术进步并没有给模拟电路性能的提升带来太大的帮助。因此,现在工业界就有了这样的一个趋势,那就是把信号处理的任务从模拟领域转移到数字领域。这样能够加快设计周期,提高可兼容、可编程、可靠性,并且也使得设计的复用成为了可能。但是在真实世界里面存在的都是模拟的信号,并且我们能够感知的也只能是模拟信号,所以模数转换器(analogtodigitalconverter,ADC)以及数模转换器(digitaltoanalogconverter,DAC)就成为了我们沟外部通模拟世界与我们自己设计的数字世界的桥梁。模数转换主要包括两个步骤:第一步是采样,使得信号在时间上面离散。第二步是量化,这是为了信号在幅度上面离散。因此,ADC有两个非常重要的指标,第一个是速度,第二是精度。速度指标表示的是这样的离散能够多快完成,而信噪比(SNR)通常就用来表示转换的精度[1]。对于带限(band-limited)的模拟信号,我们的采样频率必须高于两倍的信号最高频率(奈奎斯特率),只有这样信号才能够没有失真的被还原。在许多的ADC的设计中,采样频率都只是比奈奎斯特频率高一点,这样的ADC被分类为奈奎斯特ADC。它拥有比较大的带宽,用标准的CMOS工艺,带宽可以延伸到GigaHz[2]。奈奎斯特ADC主要的缺点就是其较低的精度,这是由于其模拟部件匹配问题的限制。奈奎斯特ADC另外一个问题就是复杂的硬件结构以及由于大量比较器而带来的高功耗。用流水线(pipeline)或者折叠结构能够降低比较器的数量与功耗,但是他们同样对于模拟部件的匹配非常的敏感。没有额外的校准以及修正机制,他们很难应用在高精度的领域。而上个世纪六十年代出现的SigmaDeltaADC,提供了一个高精度模数转换器稳定并且经济的实现方式。Sigma-Delta调制器的作用就是把输入信号以及量化后产生的噪声分别通过低通环路滤波器(low-passloopfilter)与高阶的高通滤波器(high-orderhigh-pass)。因此输出信号包含有了延时的输入信号以及被高阶高通滤波器整形了的量化噪声。从理论上考虑,量化噪声能够被无限的移出我们需要的频带,并且转换器的精度能够被任意地提高,直到只有器件的热噪声底限制器件的精度为止。并且Sigma-DeltaADC并不需要精确的模拟器件匹配性来实现高精度,这样就使得在标准CMOS工艺下实现Sigma-DeltaADC成为了可能,有利于实现真正的系统级的SOC(Systemonchip)集成。但与奈奎斯特率ADC相比,Sigma-DeltaADC必须运行在过采样的频率之下,这样就带来了一个缺点:较窄的转换频带。完整的Sigma-DeltaADC主要包含有调制器以及数字抽取滤波器两部分。调制器对于量化噪声进行整形,然后抽取滤波器把信号在数字领域里面进行还原。本文的工作就是设计一个适用于音频的高精度Sigma-DeltaADC中的数字抽取滤波器部分[3]。评价一个Simga-DeltaADC的好坏通常用FOM(Figureofmerit)来表示。式1.1给出了它的一个表达式。ENOB为ADC的有效位数,它决定了ADC的精度,Signalband为信号的带宽,也可以理解为ADC最大转换的速度,而Power就是相应的功耗。设计ADC时的目标是尽量增大精度与信号的带宽,而减少相应的功耗,但是这在实际当中又经常是矛盾的。需要我们根据实际的应用来进行适当的取舍[4]。2ENOB×(2×signalband)FOM=(1.1)powerENOB=(SNDRdB?1.76)/6.02(1.2)1.2研究背景以及意义国外的Sigma-DeltaADC研究早在上个世纪六十年代就起步了,但是由于当时数字电路实现技术还不成熟,成本高、功耗高,面积大,所以其应用一直受到限制。直到上个世纪八十年代,随着微电子技术,计算机技术的发展,以及Sigma-DeltaADC本身具有的高精度,高线性度,便于与数字系统集成的特点,才使得Sigma-DeltaADC重放光芒。经过这些年的发展,Sigma-DeltaADC主要延伸出了三个比较成熟的用途,第一是用于高精度的音频处理,第二是用于无线通信,第三是用于高精度低速的精密测量。现在,国外在S

您可能关注的文档

文档评论(0)

peili2018 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档