数电03逻辑门.pptVIP

  • 1
  • 0
  • 约8.16千字
  • 约 78页
  • 2018-06-06 发布于河北
  • 举报
数电03逻辑门

(3)当uA=0V,uB= 3.6V时: T1A 饱和? T2A 截止 T2BT3饱和, T1B倒置, T4D截止, uL=0V (4)当uA= 3.6V,uB=0V时: T1B 饱和? T2B 截止 T2AT3饱和, T1A倒置, T4D截止, uL=0V 3、逻辑关系 0 1 1 0 0 1 0 1 0 1 0 0 L B A A T2A T2B T1A T3 L R3 R4 R2 R1A T4 +5V D B T1B R1B RL 2.集电极开路门(OC门) (以与非门为例说明) R1 D1 F Vcc(5V) 1.6kΩ R2 4kΩ R3 1kΩ D2 A B T1 T2 T5 输入极 中间极 输出极 A B F 逻辑符号 OC门的特点: 1) 实现线与功能 VCC R A B C D F=AB CD =AB+CD 说明: ①普通的TTL电路不能将输出端连在一起,输出端连在一起,可能使电路形成低阻通道,使电路因电流过大而烧毁; ②由于OC门的集电极是开路的,要实现正常的逻辑功能,需外加上拉电阻。 上拉 电阻 上拉电阻R的选取: n: OC门输出端并接的个数 m: 负载门的输入端总数 P: 负载门的总数 2) 作电平转换器 改变和上拉电阻相连的电源值,可改变输出高电平的值。 A B F 10V 高电平输出电压为10V RL 3) 作驱动器 OC门能输出较大的电压 和电流,可直接作为驱动 器驱动发光二极管、脉冲 变压器等。 OC门的缺点:工作速度慢。 原因: 推拉式输出结构被破坏,使输出端负载电 容的充电要经过RL。 3. 三态输出门(TSL门) 三态门(TSL门)的输出有三个状态,即: 0,1和高阻,在使用中,由控制端(称使能控制端)来控制电路的输出状态。 R4 R1 F Vcc(5V) 1.6kΩ R2 4kΩ 130Ω R3 1kΩ D A B T1 T2 T4 T5 D3 1 1 P EN A B EN F EN 当EN=1时,P=1,二极管截止,电路等效为普通与非门。 2) 当EN=0时,P=0,T4 和T5均截止,输出 高阻态。 三态门的基本用途为实现用一根导线轮流传输几个不同的数据或控制信号,通常将接受多个门的输出信号的线称为总线。 A1 EN1 F EN 1 A2 EN2 F EN 1 A3 EN3 F EN 1 总线 单向总线结构 D1 EN EN EN 1 1 总线 D2 双向总线结构 注意: 在总线结构中,任一时刻仅允许一个门工作。 3.3.6 TTL数字集成电路的各种系列 主要改进 1)传输延迟时间; 2)功耗; 3)转换特性。 TTL集成电路系列型号及性能表 系 列 标准系列 低功耗肖 特基系列 肖特基系列 先进低功耗 肖特基系列 高速系列 先进肖特 基系列 快速系列 低功耗系列 型号举例 7400 74LS00 74S00 74ALS00 74F00 74AS00 74H00 74l00 功耗/门 P(mW) 10 2 19 1 4 10 22 2 传输时延 tpd(ns) 10 10 3 4 3 1.5 6 35 时延功耗积 P tpd(PJ) 100 20 57 4 12 15 132 35 电源电压VCC=5V 逻辑摆幅 3.5V 3.4 其它类型的双极型数字集成电路 在双极型的数字集成电路中,除了TTL电路 以外,还有二极管—三极管逻辑(Diode-Transistor Logic,简称DTL)、高阈值逻辑(High Threshold Logic,简称HTL)、发射极耦合逻辑(Emitter Coupled Logic,简称ECL)和集成注入逻辑 (Integated Injaction Logic,简称I L)等几种 逻辑电路。 2 3.4.1 ECL门电路 (Emitter Coupled Logic) ECL门电路是一种新型高速逻辑电路,内部采用高速电流开关型电路,内部放大器工作在放大区或截止区,从根本上克服了因饱和而产生的存

文档评论(0)

1亿VIP精品文档

相关文档