2008数字信号处理题目_140302030.doc

  1. 1、本文档共4页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
2008数字信号处理题目_140302030

清华大学2008秋季学期 数字信号处理试题(A卷) 1.计算或回答以下各题(每题6分,总24分) (1)已知连续信号的傅立叶变换如下图所示 其中,现用10kHz对其进行采样,得到离散信号,画出其离散信号傅立叶变换DTFT的图形,标出关键点的值(关键点的幅度值、角频率值)。 (2)已经设计的滤波器传输函数为,单位抽样响应为,进行变换,得到新的滤波器,单位抽样响应为。用表示; 若是对应截止频率为的理想低通滤波器,画出新滤波器的幅频响应的图形(画出之间的图形),标出关键频率点的值(即截止频率的位置)。 (3)已知一个系统的传输函数是,求一个传输函数形式为,且与有相同的幅频响应的最小相位系统的传输函数并画出系统流图。 (4)一个有五个非零系数的线性相位因果LTI数字FIR滤波器,已知其中一个零点是,求其单位抽样响应。 2.(10分)已知连续时间信号为复单频信号,现以为周期对它进行采样得到离散序列,对该序列作N点DFT得到N个变换系数。如果要使得DFT的N个变换系数只有一个不为零而其它全部为零,和N应满足什么条件?为什么? 3.(10分)有一个FIR滤波器,冲激响应长度为56,均为实数值,该滤波器过滤一个实值长信号,用256点按基2分解的FFT程序做处理(等旋转因子都计入乘法次数),采用重叠保留法。给出长信号的分段方法,和结果的拼接方法。假设用DSP处理器处理该任务,处理器完成一次乘法需要一个时钟周期,假设编程技巧足够好,数据存取和加法均不需要额外指令,只需考虑乘法次数。若信号是按1MHz采样获得的,为完成实时处理,需要处理器MIPS值至少多大?并与直接卷积方法需要的MIPS数进行比较。(注:MIPS指处理器每秒执行的兆时钟周期数) 4.(12分)一个8点的FFT处理器,采用标准基2按频率抽取的蝶形结构,输入信号按下图最左侧第一列的方式通过滑动网络输入信号到FFT处理器输入端后,由处理器进行FFT运算,输入信号可以为任意复数值,输入按顺序,输出按逆序排序,输出序号表示逆序。为了使得处理器能够判断可能的故障,从中间蝶形中,抽出一些端子用于芯片测试,假设第一级蝶形的输出按从上到下顺序记为,第二级蝶形按同样顺序记为:,将抽出, (1)输入信号用表示,写出的表达式。 (2)假设有错误发生在输入信号的接入端,这里“输入信号接入端”指的是由延迟单元输出接入到第1级蝶形输入端的通道,需判断是哪个输入信号的接入端发生错误。假设该系统是这样工作的:由FFT的时钟电路,控制外部采集信号以数据流的形式从外部进入滑动输入网络,从开始,连续滑动8次,由形成第1组输入,然后进行一次完整的FFT运算,得到8个DFT变换系数。然后,外部信号继续由时钟控制向上滑动K次,形成第2组输入信号,再进行第2次完整FFT运算。系统工作过程依次方式重复进行。本题中,假设K=8,即进行FFT运算的相邻两组输入没有重叠。试说明通过端子测试,用至多两组输入一定可以找出哪条接入端发生了错误,并给出一种能够完成这种测试的输入信号的例子。(为使问题简单,假如某一接入端发生错误,则其实部和虚部均出错,因此,只要判断出哪个接入通道的实部或虚部发生错误,即可完成判断) 5. (20分)有一实离散时间信号,其DTFT在区间为零,该离散时间信号有若干点因存储器损坏而被破坏,但发现的点都保持正确值,这里是任意整数。 (1)设计一个用多采样方法实现已毁坏信号重构的方法。画出实现该功能的系统结构框图,说明其中理想滤波器的技术指标。写出从输入到输出的时域表达式。 (2)如果采用FIR结构因果线性相位滤波器逼近理想滤波器,要求在相应于理想滤波器的截止频率点上,幅度衰减不高于1%,过渡带不大于,阻带内衰减达到40dB,用Kaiser窗方法设计该滤波器,确定 (a)滤波器冲激响应非零值长度 (b) 写出冲激响应表达式 (3)用多相结构实现系统中的插值部分,画出多相结构实现的框图,若原信号是用每秒1MHz采样所得,比较直接实现和多相实现对处理器每秒处理的乘法次数和加法次数的要求。 6.(18分) 如下图所示系统,AD转换器输出送入数字滤波器,已知AD转换的有效位是12位(1个符号位,11位数据位),AD输出端信号与量化噪声比为60dB,信号经过数字滤波器,数字滤波器是16位运算(1位符号位,15位数据位), (1)考虑数字滤波计算的舍入误差后,求输出信噪比。(假设信号与量化噪声有类似统计特性,相邻取值不相关,是白化的) (2)为了不使得系统运算过程产生溢出,给出AD变换器输出端与系统输入端数据总线的合理的连接方式。(注意,为了符合总线表示的规范,设最高位为符号位,和是符号位,和是最低有效位,数据总线和AD转换器表示的数据都是归一化的,即均表示范围内的数值。) 7.(6分)开放性叙述题 把数字系统嵌入到模拟信号的通路中

文档评论(0)

jgx3536 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

版权声明书
用户编号:6111134150000003

1亿VIP精品文档

相关文档