毕业设计--基于ARM9数字信道仿真器的主控板设计.docVIP

毕业设计--基于ARM9数字信道仿真器的主控板设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
毕业设计--基于ARM9数字信道仿真器的主控板设计

目 录 1 绪 论 1 1.1课题来源及研究意义 1 1.2论文工作和内容安排 1 2 主控板总体方案设计 3 2.1 主控板硬件方案需求 3 2.2主控板总体结构设计 3 3 主控板硬件平台的构建 4 3.1 微处理器S3C2410描述 4 3.2 Nand Flash电路 8 3.3 SDRAM电路 9 3.4电源电路 11 3.5复位电路 12 3.6系统时钟电路 13 3.7 A/D转换电路 13 3.8 LED数码管驱动电路 16 3.9 JTAG接口电路 18 3.10 串行接口电路 19 3.11 本章小结 20 4 ADS集成开发环境简述 21 4.1 ADS集成开发环境简述 21 4.2 ADS软件组成 21 工作总结与展望 24 参考资料 26 致 谢 28 1 绪 论 1.1课题来源及研究意义 本论文研究的课题是基于ARM9数字信道仿真器的主控板设计,信道是通信系统中不可缺少的重要组成部分,信道特性直接影响着通信系统的性能。同样在通信仿真系统及各种通信对抗模拟仿真系中,信道的模拟仿真也是一个重要的环节,可以说,信道模拟仿真的好坏,同样直接影响着整个模拟仿真系统的性能,而在信道的模拟仿真中,短波信道最为困难和复杂,因为短波信道是一个随机变参信道,它具有信道衰落信道传输延时及多径传播均随时间而变三大特点,信道中的信号、噪声和干扰都随昼夜、频率、地点而不断地变化着,很难确定一个能较为全面地反映短波信道特性的数学模型,但是,根据短波通信信道的一些统计规律,有所侧重地建立近似的信道模型,采用硬件与软件相结合的办法实现短波信道的模拟仿真是可以做到的。 以往对通信系统设计及通信装备的鉴定、验收试验工作主要靠外场试验系统完成。外场试验系统的优点在于试验环境的真实性,信号环境虽然是人工制造的,但也是相对逼真的。但外场试验系统的局限性也非常明显,它的真实信道环境只限于试验场区环境,而在试验场区营造各种不同的信道环境几乎不可能。另外它还存在受气候条件限制、机动性差、试验成本高等一系列缺点。与之相比,仿真试验系统具有很多优点,它可以很容易地制造各种典型信道特性环境和电磁环境,能够模拟的地域跨度非常广阔,不受气候条件限制,可以随时进行多次重复试验。显然要建立仿真试验系统,信号环境和信道环境的仿真问题是需要解决的核心技术问题。 1.2论文工作和内容安排 本论文所研究的是对信道环境的模拟问题。由于仿真仿真系统所具有的优越性,因此也出现了各种信道仿真器,其中大部分是对中频模拟信道的模拟。在这种情况下,基本上是对某一信道进行模拟,如卫星信道、短波信道等等。 数字信道仿真器由配置计算机和实时硬件仿真器构成,硬件仿真器是整个信道仿真器系统的核心,系统采用模块化设计的方式,每一路双向数字信道作为硬件仿真器的一个基本子模块(以下简称“收发”通道),整个信道仿真器由8个“收发”通道、背板、电源板和主控板构成,能提供16个以太网口、E1接口和RS-530接口,每个子模块中相同类型的两个接口组成一个双向数字信道,用户选择使用某种接口。 系统一般流程为:配置计算机提供用户界面,输入各路的延时、误码率、突发误码时间、突发误码方式等参数,主控板通过RS232接口与配置计算机相连接,接收并分发配置计算机发送的各通道仿真参数及其它控制命令,完成硬件仿真器仿真参数配置,再由子模块根据用户当前所使用的接口和配置参数,完成信道延时和插入误码。 另外,主控板提供了必要的人机界面,当系统中没有配置计算机的时候,主控板可以代替配置计算机,即主控板提供用户界面,输入各路的延时、误码率、突发误码时间、突发误码方式等参数,各通道仿真参数由主控板配置给子模块,子模块根据用户当前所使用的接口和配置参数,完成信道延时和插入误码。这种双重控制设计提高了整个系统的灵活性,也便于成本控制(如去掉配置计算机可节省一笔开支)。 本论文主要是设计基于ARM9数字信道模拟器的主控板。根据主控板的功能需求,选择了合适的方案,使用以高速的ARM9处理器S3C2410为核心的信道仿真器的主控板,软件开发环境是ARM公司推出的ARM核微控制器集成开发工具ADS(ARM Developer Suite)集成开发环境,版本为ADS1.2,采用EasyJTAG仿真器调试。 论文的内容安排如下: 第一章?介绍数字信道模拟器的用途、基本构架和系统流程。重点说明主控板在系统中的作用。 第二章?简单了解主控板的功能需求,提出主控板的硬件设计方案,描述主控板的各个功能模块。 第三章?详细介绍主控板的硬件设计工作,分析各模块电路的功能和组成并做工作小结。 第四章 简单介绍ADS(ARM Developer Suite)集成开发环境和ARM在未来发展中的展望。2 主控板总体方案设计 2.1主控板硬件方案需求 主控板

文档评论(0)

manyu + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档