网站大量收购独家精品文档,联系QQ:2885784924

计数器与寄存器时序逻辑电路11.ppt

  1. 1、本文档共18页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
* 例 时钟方程: 输出方程: 输出仅与电路现态有关,为穆尔型时序电路。 同步时序电路的时钟方程可省去不写。 驱动方程: 1 写方程式 举例: 2 求状态方程 JK触发器的特性方程: 将各触发器的驱动方程代入,即得电路的状态方程: 3 计算、列状态表 0 0 0 0 0 1 0 1 0 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 0 0 1 0 1 1 1 0 1 1 1 1 0 0 0 0 1 0 1 0 0 1 1 0 0 0 0 0 1 1 0 0 4 画状态图、时序图 状态图 5 电路功能 时序图 有效循环的6个状态分别是0~5这6个十进制数字的格雷码,并且在时钟脉冲CP的作用下,这6个状态是按递增规律变化的,即: 000→001→011→111→110→100→000→… 所以这是一个用格雷码表示的六进制同步加法计数器。当对第6个脉冲计数时,计数器又重新从000开始计数,并产生输出Y=1。 例 1 建立原始状态图 设计一个按自然态序变化的7进制同步加法计数器,计数规则为逢七进益,产生一个进位输出。 状态化简 2 状态分配 3 已经最简。 已是二进制状态。 4 选触发器,求时钟、输出、状态、驱动方程 因需用3位二进制代码,选用3个CP下降沿触发的JK触发器,分别用FF0、FF1、FF2表示。 由于要求采用同步方案,故时钟方程为: 输出方程: 状态方程 不化简,以便使之与JK触发器的特性方程的形式一致。 比较,得驱动方程: 电路图 5 检查电路能否自启动 6 将无效状态111代入状态方程计算: 可见111的次态为有效状态000,电路能够自启动。 设计一个串行数据检测电路,当连续输入3个或3个以上1时,电路的输出为1,其它情况下输出为0。例如: 输入X 101100111011110 输入Y 000000001000110 例 1 建立原始状态图 S0 S1 S2 S3 设电路开始处于初始状态为S0。 第一次输入1时,由状态S0转入状态S1,并输出0; 1/0 X/Y 若继续输入1,由状态S1转入状态S2,并输出0; 1/0 如果仍接着输入1,由状态S2转入状态S3,并输出1; 1/1 此后若继续输入1,电路仍停留在状态S3,并输出1。 1/1 电路无论处在什么状态,只要输入0,都应回到初始状态,并输出0,以便重新计数。 0/0 0/0 0/0 0/0 原始状态图中,凡是在输入相同时,输出相同、要转换到的次态也相同的状态,称为等价状态。状态化简就是将多个等价状态合并成一个状态,把多余的状态都去掉,从而得到最简的状态图。 状态化简 2 状态分配 3 所得原始状态图中,状态S2和S3等价。因为它们在输入为1时输出都为1,且都转换到次态S3;在输入为0时输出都为0,且都转换到次态S0。所以它们可以合并为一个状态,合并后的状态用S2表示。 S0=00S1=01S2=10 4 选触发器,求时钟、输出、状态、驱动方程 选用2个CP下降沿触发的JK触发器,分别用FF0、FF1表示。采用同步方案,即取: 输出方程 状态方程 *

文档评论(0)

189****6140 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档