- 1、本文档共25页,可阅读全部内容。
- 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
- 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字逻辑验指导书
实验报告要求
本课程实验报告要求用电子版。每位同学用自己的学号+班级+姓名建一个文件夹(如2010xxxxxxx网络3班张三),再在其中以“实验x”作为子文件夹,子文件夹中包括WORD文档实验报告(名称为“实验x 实验报告”, 格式为实验名称、实验目的、实验内容,实验内容中的电路图用EWB中电路图复制粘贴)和实验中完成的各EWB文件(以其实验内容命名)。
实验一 电子电路仿真方法与门电路实验
一、实验目的
熟悉电路仿真软件EWB的使用方法。
2.验证常用集成逻辑门电路的逻辑功能。
3.掌握各种门电路的逻辑符号。
4.了解集成电路的外引线排列及其使用方法。
5. 掌握用EWB设计新元件的方法。
二、实验内容
1.用逻辑门电路库中的集成逻辑门电路分别验证二输入与门、或非门、异或门和反相器的逻辑功能,将验证结果填入表1.1中。
注:与门型号7408,或门7432,与非门7400,或非门7402,异或门7486,反相器7404.
表1.1 门电路逻辑功能表
输 入 输 出 与门 或门 与非门 或非门 异或门 反相器 B
A L=AB L=A+B 0 0 0 1 1 0 1 1 2用逻辑门电路库中的独立门电路设计一个8输入与非门,实现,写出逻辑表达式,给出电路图,并验证逻辑功能填入表1.2中。
表1.2 8输入与非门逻辑功能表
输 入 输 出L A B C D E F G H 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 0 0 1 1 1 1 1 1 0 0 0 1 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 0 1 1 1 0 0 0 0 0 0 1 1 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0
3.用逻辑门电路库中的独立门电路设计一个与或非门,实现,写出逻辑表达式,给出电路图,并验证逻辑功能填入表1.2中。
表1.2 8输入与非门逻辑功能表
输 入 输 出
L A B C D E F G H 1 1 1 1 1 1 1 1 0 1 1 1 1 1 1 1 0 0 1 1 1 1 1 1 0 0 0 1 1 1 1 1 0 0 0 0 1 1 1 1 0 0 0 0 0 1 1 1 0 0 0 0 0 0 1 1 0 0 0 0 0 0 0 1 0 0 0 0 0 0 0 0 实验二 组合逻辑电路设计
实验目的
1. 掌握组合逻辑电路的设计方法
2. 掌握全加器的逻辑功能
3. 掌握数据选择器的逻辑功能及用数据选择器实现逻辑函数的方法
4. 掌握七段显示数码管的原理及显示译码器的设计方法。
实验内容
1. 用逻辑门电路库中的独立门电路设计一个全加器电路,写出各输出端的逻辑表达式,给出电路图并验证其逻辑功能填入表2.1中。
表2.1 全加器逻辑功能表
输 入 输 出 A B Ci-1 S Co 0 0 0 0 0 0 1 0 1 0 1 0 0 1 0 1 1 0 0 1 0 0 1 1 0 0 1 1 0 1 1 0 1 0 1 1 1 1 1 1
2. 用数据选择器74151和适当的门电路实现全加器的逻辑功能,给出电路图并验证其逻辑功能与表2.1比较结果是否一致。
3. 用逻辑门电路库中的独立门电路设计一个十六进制共阴极7段显示译码器,其译码输出真值表如表2.2所示,写出各输出端的逻辑表达式,给出其电路图,并用EWB仿真验证其功能。
实验三 编码器及其应用
实验目的
掌握优先编码器的逻辑功能,学会编码器的级联扩展应用。
实验内容
1. 验证优先编码器4532的逻辑功能,给出接线电路图,并按表3.1输入编码信号,将各输出端测试结果填入表3.1中。
表3.1 优先编码器4532逻辑功能表
输 入 输 出 EI I7 I6 I5 I4 I3 I2 I1 I0 Y2 Y1 Y0 GS EO 0 ╳ ╳ ╳ ╳ ╳ ╳ ╳ ╳ 1 0 0 0 0 0 0 0 0 1 1 ╳ ╳ ╳ ╳ ╳ ╳ ╳ 1 0 1 ╳ ╳ ╳ ╳ ╳ ╳ 1 0 0 1 ╳ ╳ ╳ ╳ ╳ 1 0 0 0 1 ╳ ╳ ╳ ╳ 1 0 0 0 0 1 ╳ ╳ ╳ 1 0 0 0 0 0 1 ╳ ╳ 1 0 0 0 0 0 0 1 ╳ 1 0 0 0
文档评论(0)