CMOS模拟集成电路计ch4差动放大器.pptVIP

  1. 1、本文档共24页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
CMOS模拟集成电路计ch4差动放大器

CMOS模拟集成电路设计 差动放大器 提纲 1、单端与差动的工作方式 2、基本差动对 3、共模响应 4、MOS为负载的差动对 1、单端与差动的工作方式 差动信号定义为两个结点电位之差,且这两个结点的电位相对于某一固定电位大小相等,极性相反,结点的阻抗也必须相等。 2、基本差动对 2.0差动电路的理解 2、基本差动对 “差动对” 2、基本差动对 2.1 定性分析 差模特性 (假定Vin1-Vin2 从-?变化到+ ? ) 共模特性 采用NMOS提供尾电流ISS,Vin,CM从0开始增加。 2.2 定量分析 大信号分析 如果RD1=RD2=RD,则 Vout1-Vout2=RD(ID2-ID1), 可以用Vin1和Vin2计算出ID2和ID1 2.2 定量分析 小信号分析 方法一 (叠加法) 令Vin2=0, 求Vin1对X结点的影响: 令Vin2 =0, 求Vin1对Y结点的影响: 只施加Vin1时总的电压增益为 方法二 (半边电路) 辅助定理:考虑图中所示的对称电路,其中D1和D2代表任何三端有源器件。假设Vin1从V0变化到V0+ ΔVin, Vin2从V0变化到V0-ΔVin,那么,如果电路仍保持线性,则Vp值保持不变。假定λ=0。 利用P点虚地(交流地)的特点,,电路可等效为两个独立的部分,即“半边电路”概念。 如果两个差动对的输入信号不是全差动的,可以将此任意信号表示为差模分量和共模分量。 3、共模响应 差动电路对共模扰动影响具有抑制作用,理想差动电路的共模增益为0; 实际上,电路既不可能完全对称,电流源的输出电阻也不可能为无穷大,结果,共模输入的变化会或多或少传递到输出上。 电流源具有有限电阻的差动对的共模增益: 电路等效为带源级负反馈的共源级电路 电路不对称且尾电流源的输出电阻为有限值时,输入共模电压变化对电路的影响: 电路不对称情况1:RD1=RD,RD2=RD+ΔRD,当输入端共模发生变化,VX、VY的变化不相等,输出端产生了一个差动成分。 电路不对称情况2:M1和M2不匹配,导致流经两个晶体管的电流稍微不同,因而跨导不同, 总之,差动对的共模响应取决于尾电流源的输出电阻和电路的不对称性,表现的两方面的影响: 对称电路的输出共模电平变化; 输入共模电压变化在输出端产生差模分量。 “共模抑制比”(CMRR) 4、MOS为负载的差动对 类似单级放大器,差动对的负载也可以采用二极管连接的MOS或者电流源作负载。 二极管连接的MOS作负载 电流源负载的差动对 共源共栅级差动对 小结 1、单端与差动的工作方式 2、基本差动对 3、共模响应 4、MOS为负载的差动对 * 单端与差动的工作方式 差动工作方式优点: 抑制共模噪声 增大了可得到的最大电压摆幅 偏置电路相对简单 线性对相对高 偏置电流、输出均受Vin,CM的影响! ID1+ID2不依赖Vin,CM 当Vin1=Vin2时, ID1+ID2=ISS/2,输出共模为VDD-RDISS/2 基本差动对 Vin1比Vin2更负,M1截止,M2导通,ID2=ISS,因此Vout1=VDD, Vout2=VDD-RDISS Vin1逐渐增大,M1开始导通,Vout1减小,由于ID1+ID2=ISS,M2流经的电流减小,Vout2增大;当Vin1=Vin2 时,Vout1=Vout2=VDD-RDISS/2。 当Vin1比Vin2更正时,差动对两侧情况正好与上述情况相反。 基本差动对 当Vin,CM=0时,ID1=ID2=ID3=0 Vin,CM增加,M3导通,处于三极管区;当Vin,CM足够大时,M3进入饱和区,因此电路正常工作状态应满足Vin,CM?VGS1+(VGS3-VTH3) Vin,CM进一步增加, 当Vin,CMVout1+VTH, M1和M2进入三极管区 因此, Vin,CM允许的范围 基本差动对 (假设电路是对称的,且M1和M2均处于饱和区,且忽略二级效应) 讨论: 当ΔVin= Vin1- Vin2=0, ΔID= ID1- ID2=0; 当|ΔVin |从0开始增大, |ΔID |也增大; 等价Gm为 基本差动对 讨论(续) 当ΔVin= 0时,Gm最大 因此, 当ΔVin超过某一限定值(ΔVin1)时 ,所有ISS电流流经一个晶体管,而另一个晶体管截止(忽略亚阈值导通), ΔVin1 实际上也是电路可以“处理”的最大差模输入。 基本差动对 电路等效为M1管构成的带有负反馈电阻的共源级 Rs=1/gm2 忽略二级效应 基本差动对 先利用戴维南定理处理M1管和Vin1,VT= Vin1,RT=1/gm1

文档评论(0)

130****9768 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档