网站大量收购独家精品文档,联系QQ:2885784924

《数字逻辑》自测题[宝典].ppt

  1. 1、本文档共28页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
《数字逻辑》自测题[宝典]

《数字逻辑》总复习测试题;6. 已知 ,则它的或与式为 。;二. 简答题(每题5分);5. 根据给定的Moore型状态表画出状态图。;7. 填写下列逻辑函数的卡诺图并求最简与或式和最简或与式。;9. 画出下列同步时序电路Q1Q0初态为00时的波形图并说明电路功能。;11. 用隐含表法化简给定的同步时序电路原始状态表,生成最小状态表。;13. 已知逻辑函数F、G的卡诺图,填写Y=F⊕G的卡诺图,并求Y的最简与非式。;15. 根据给定的波形,画出高有效使能D锁存器和上升沿D触发器初态均为0时的输出波形。;;三、综合分析题(每题8分);2. 分析数据选择器74LS151构成的逻辑电路功能。 (1)写出逻辑表达式; (2)说明电路功能; (3)用Verilog HDL描述电路功能。;3. 分析图示电路实现的逻辑功能,并建立实现该功能的Verilog HDL模型。;4. 分析给定组合电路。 (1)写出输出表达式; (2)列真值表并说明电路的综合功能; (3)建Verilog HDL模型。;5. 分析电路,填写表格,建Verilog HDL模型。;6. 状态图如(a)所示,请将次态/输出填在(b)表中。若状态分配方案为:A、B、C、D分别对应Q1Q0的取值00、01、10、11,请将分配后的编码填在(c)表中。当X=0时,它的功能是 ,当X=1时,它的功能是 。;7. 分析图示同步时序电路。(10分) (1)写出激励方程和输出方程; (2)作激励 / 状态转换表; (3)画初态Q1Q0=00时,输入x,Q1、Q0、Z的波形图。 (4)说明电路功能。;8. 画出图示同步时序电路初态Q3Q2Q1=001时的状态转换图,分析自启动特性。建立 可自启动的Verilog HDL模型。;9. 分析74LS163构成的电路功能。 (1)画出上电清0后,电路的状态转换序列; (2)说明电路功能。;;;12. 分析图示电路,写出启动清玲后电路的状态转换序列,说明功能并建立Verilog HDL 模型。;13. 根据状态图建立状态转换表,说明电路功能并建立Verilog HDL模型。;四、设计题;3. 用Verilog HDL描述一个高有效使能的8位四选一。要求先画出模块框图, 再进行描述。(8分);6. 用Verilog HDL描述一个具有低有效异步???位、异步清零的上升沿JK触发器。(6分);9. 用Verilog HDL描述一个余3码可逆计数器。当x=0时,加1计数;当x=1时, 减1计数。(8分);12. 画出“011”序列检测器的原始状态图,再用Verilog HDL建模。(10分)

您可能关注的文档

文档评论(0)

138****7331 + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档