-数字系统EDA设计概论(精品).pptVIP

  • 3
  • 0
  • 约1.37万字
  • 约 68页
  • 2018-07-07 发布于湖北
  • 举报
-数字系统EDA设计概论(精品)

HDL硬件描述语言概念 传统的用原理图设计电路的方法已逐渐消失,取而代 之,HDL语言正被人们广泛接受,出现这种情况有以下 几点原因: (1)电路设计将继续保持向大规模和高复杂度发展的 趋势。 (2)电子领域的竞争越来越激烈,刚刚涉入电子市场 的成员要面对巨大的压力:提高逻辑设计的效率,降低设 计成本,更重要的是缩短设计周期。 (3)使用硬件语言描述将使检测各种设计方案变成一 件很容易、很方便的事情,因为对方案的修改只需要修改 HDL程序就行了,这比修改原理图要方便得多。 HDL语言特点 1. HDL语言既包含一些高层程序设计语言的结构形 式,同时也兼顾描述硬件线路连接的具体构件。 2. HDL语言是并发的,即具有在同一时刻执行多任务 的能力。一般来讲编程语言是非并行的,但在实际硬件中 许多操作都是在同一时刻发生的,所以HDL语言具有并发 的特征。 3. HDL语言有时序的概念。一般来讲,编程语言是没 有时序概念的,但在硬件电路中从输入到输出总是有延迟 存在的,HDL语言需要建立时序的概念。 4. 通过使用结构级或行为级描述可以在不同的抽象层 次描述设计,HDL语言采用自顶向下的数字电路设计方 法,主要包括3个领域5个抽象层次. HDL语言特点 --Verilog和VHDL比较

文档评论(0)

1亿VIP精品文档

相关文档