2012微电本科微计划机原理及接口技术试题a.docVIP

2012微电本科微计划机原理及接口技术试题a.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
2012微电本科微计划机原理及接口技术试题a

系别 班次 学号 姓名 . ………密………封………线………以………内………答………题………无………效…… 电子科技大学成都学院2012-2013学年第一学期 《微机原理》(本科)A卷 课程考试题(120分钟)闭卷考试时间: 一二三四五六七八九十总分评卷教师注:题目中出现诸如“MEMW*”时,其中的上标“*”表示该信号是低有效。 得分一. 单选题(本大题共 10 小题,每小题 2 分,共 20 分) 选择题:( D )1. 对于cpu的功能单元EU和BIU的描述,不正确的是: A.两者之间的工作是并行的,EU负责指令的执行,BIU负责EU跟外部数据的交互B.指令中的偏移地址,由BIU单元计算得出C.在8088/86的CPU内部,可以同时存在多条等待执行的指令D.指令队列是BIU和EU交互的一个接口,指令队列空,则BIU从内存中取指( D )2. 已知(AX) = 04H,(BX)= 03H,(CX)= 02H,(DX)= 01H,执行下列哪条指令后,AX的内容成为01H。A. CMP AX,[BX] B. SUB AX,DX C. XCHG AX,CX D. ROR AX,CL ( A )3.已知(AX) = 1122H, (BX) = 3344H,(CX)= 5566H, (DX) = 7788H则执行下列指令PUSH AXPUSH BXPOP CXPOP DX各个寄存器的内容,正确的是: A. (CX) = 3344H B. (BX) = 5566H C . (AX) = 7788H, D. (BX) = 1122H( B )4.在总线周期中,Tw状态和下列哪个状态完成的功能安全一样? A.T4 B. T3 C. T2 D. T1( B )5. 8088/86系统中,总线周期,时钟周期,指令周期的大小关系是 A.总线周期 指令周期 时钟周期B.指令周期 总线周期 时钟周期C.时钟周期 指令周期 总线周期D.时钟周期 总线周期 指令周期( B )6. 关于中断指令INT n的说法,正确的是:A. 执行该指令时,CPU会将当前指令的IP和CS压栈B.该指令是软件中断指令C.该指令中的n的值是中断服务程序的入口地址D.该指令无法实现程序执行流程的跳转 ( C )7. 下列指令中,正确的是A.OUT BX, SPB.IN AX, CXC.IN AL, DXD.OUT AX, DX( C )8. 若现在测得cpu的总线上的信号结果是IO/M* 为高, WR* 为低,RD*为高,则有可能执行的指令是一下的哪一条 ? A. MOV AX, BXB. IN AL, 33HC. OUT 45H, ALD. ADD WORD PTR [SI],AX( C )9. 已知某程序的数据段的内存布局如右图所示:现在假设(DS) = 3000H, (BX) = 1000H,(AX) = 2030H则执行下列指令后 MOV AH, BYTE PTR[BX+2]描述正确的是: A. (AX) = 2230H B. (BX) = 2040H (9题图)C. (AX) = 4030H D. (AX) = 2030H000fch00h000fdh00h000feh00h000ffh3eh00100h10h00101h30h00102h00h00103h40h00104h00h00105h30h00106h10h00107hC0h00108hE0h( D )10. 已知,内存的布局如下图所示,则类型码为41h的中断发生时,其中断服务程序的入口地址为 33F00h43010h34000H0C3100H (10题图)得分二.填空题(共5题,每空1分,共15分)指令IN将会引发一个 1 周期,指令TEST AX, WORD PTR[BX]将引起一个 3周期,而一个基本的总线周期由 4个T状态组成。 eq \o\ac(○,1) IO读周期, eq \o\ac(○,2)IO写周期, eq \o\ac(○,3)存储器读周期, eq \o\ac(○,4)存储器写周期在进行存储器接口的电路的设计中,存储器芯片的片内地址线的连接方法是

文档评论(0)

1honey + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档