数据选择器缩写mux.PPT

  1. 1、本文档共18页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
数据选择器缩写mux

用数据选择器74LS151实现逻辑函数 F=∑(A,B,C)(1,2,4,6) 1、对数据选择器74LS151进行功能测试 3、实验内容 4、实验要求 1、按要求完成原始数据记录 2、回答实验课后思考题 3、总结实验结论 4、完成实验报告 实验五 数据选择器及二进制译码器的应用 内容纲要 1. 实验目的 2. 实验原理 3. 实验内容 4. 实验要求 掌握中规模集成数据选择器、二进制译码器的逻辑功能及使用方法。 学习利用数据选择器产生逻辑函数。 利用数据选择器或二进制译码器进行电路设计。 学习实验中各种故障的检测、排除。 ?1、实验目的 又称多路开关、数据选择器(缩写:mux) 在选择控制信号的作用下,从多个输入数据中选择其中一个作为输出。 多路复用器由三部分组成,即:数据选择控制(或称为地址输入)电路、数据输入电路和数据输出电路。 多路复用器 2、实验原理 8输入1位多路复用器74LS151 逻辑符号 引脚图 2、实验原理 74LS151功能表 D7 D7 1 1 1 0 D6 D6 1 1 0 0 D5 D5 1 0 1 0 D4 D4 1 0 0 0 D3 D3 0 1 1 0 D2 D2 0 1 0 0 D1 D1 0 0 1 0 D0 D0 0 0 0 0 0 1 X X X 1 Q Q A2 A1 A0 S 输出 输入 2、实验原理 当使能端有效时, 最小项之和形式 分析: 2、实验原理 8选1数据选择器74LS151实现函数接线图 2、实验原理 二进制译码器 译码器是组合逻辑电路的一个重要的器件,其可以分为:变量译码和显示译码两类。   变量译码一般是一种较少输入变为较多输出的器件,一般分为二进制译码和二——十进制译码两类。    本实验所采用的是双2-4线译码器74LS139。 2、实验原理 双2-4线译码器74LS139 74x139 逻辑符号 引脚图 低电平有效输出 2、实验原理 0 1 1 1 1 1 0 1 0 1 1 0 1 0 1 1 0 1 1 0 0 1 1 1 0 0 0 0 1 1 1 1 × × 1 Y3 Y2 Y1 Y0 A0 A1 G 选 择 使 能 输出变量 输入变量 74LS139的逻辑功能表 2、实验原理 0 0 1 1 0 1 0 D7 D6 D5 D4 D3 D2 D1 D0 实验要求: 1、数据端D0、D2、D6、D7输入低电平,D1、D4、D5输入高电平,D3输入10kHz TTL信号,确定合适的地址,将TTL信号选择输出,画出此时示波器所测出的输出波形。 2、将D4上输入的1KHzTTL信号,经正确的选择到输出端,显示在示波器上。画出输出波形图。 3、实验内容 1 1 1 0 1 1 1 0 1 0 0 1 1 1 0 0 1 0 1 0 0 0 0 0 F C B A 2.用8选1数据选择器74LS151实现逻辑函数要求:将输入变量A、B、C作为8选1数据选择器的地址码A2、A1、A0。设置A、B、C的值,测试在不同输入下的电路输出,将测试结果填入表3.5.6中。 3.测试双2-4线译码器74X139的逻辑功能 将74X139的、A1、A0分别由逻辑开关控制,取非后接逻辑箱LED发光二极管显示输出状态,以此测试74LS139的逻辑功能,填表记录实验结果。 二进制译码器的测试 3、实验内容 4、实验要求 注意事项 1.应注意所有的集成电路芯片都应接电源和 地,否则不

您可能关注的文档

文档评论(0)

fengruiling + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档