- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA数字秒表(设计)
- 12 - -
北 华 航 天 工 业 学 院
《EDA技术综合设计》
课程设计报告
报告题目: 数字秒表设计
作者所在系部: 电子工程系
作者所在专业: 电子信息工程
作者所在班级:
作 者 姓 名 :
指导教师姓名:
完 成 时 间 : 2010年12月12日
内 容 摘 要
应用VHDL语言设计数字系统,很多设计工作可以在计算机上完成,从而缩短了数字系统的开发时间。我们尝试利用VHDL为开发工具设计数字秒表。
秒表的逻辑结构较简单,它主要由十进制计数器、六进制计数器、12500的分频器、数据选择器、和显示译码器等组成。在整个秒表中最关键的是如何获得一个精确的100HZ计时脉冲,除此之外,整个秒表还需有一个启动信号和一个清零信号,以便秒表能随意停止及启动。 秒表有共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之相对应,6个计数器的输出全都为BCD码输出,这样便与同显示译码器连接。开关设置秒表报警器,每10秒钟,蜂鸣器鸣响1声,发光二极管闪烁。当计时达60分钟后,蜂鸣器鸣响10声。
关键词:VHDL、数据选择器、计数器、显示器
目 录
系统组成框图……………………………………………………5
各模块原理及其程序……………………………………………5
六进制计数器……………………………………………………6
十进制计数器 …………………………………………………6
蜂鸣器 ………………………………………………………7
译码器…………………………………………………………8
控制器…………………………………………………………9
系统仿真 ………………………………………………………10
六进制计数器 …………………………………………………10
十进制计数器 …………………………………………………10
蜂鸣器 ………………………………………………………10
译码器 ………………………………………………………10
控制器 ………………………………………………………10
四、心得体会 ……………………………………………………11
课程设计任务书
课题名称
数字秒表设计
完成时间
10.12
指导教师
职称
学生姓名
班 级
总体设计要求和技术要点
总体设计要求: 通过本课程的学习使学生掌握可编程器件、EDA开发系统软件、硬件描述语言和电子线路设计与技能训练等各方面知识;提高工程实践能力;学会应用EDA技术解决一些简单的电子设计问题。
技术要点:
1.秒表有共有6个输出显示,分别为百分之一秒、十分之一秒、秒、十秒、分、十分,所以共有6个计数器与之相对应,6个计数器的输出全都为BCD码输出,这样便与同显示译码器的连接。
2.开关设置秒表报警器,每10秒钟,蜂鸣器鸣响1声,发光二极管闪烁。当计时达60分钟后,蜂鸣器鸣响10声。
工作内容及时间进度安排
工作内容:
在软件上编辑、编译程序,并仿真到达实验要求。
进度安排;
课下编写程序,并要求程序能通过编译仿真;
第十六周的周三,周四在实验板上下载调试程序;
周五课设答辩。
课程设计成果
1.与设计内容对应的软件程序
2.课程设计报告书
3.成果使用说明书
4.设计工作量要求
设计过程
数字秒表计时控制电路控制状态机
数字秒表
计时控制电路
控制状态机
计时电路
显示电路
分频电路
计数器
六进制计数器
扫描电路
七段译码器
十进制计数器
系统组成框图
二.各模块及的原理及其程序
(1)六进制计数器
library ieee;
use ieee.std_logic_1164.all;
use ieee.std_logic_unsigned.all;
entity count6 is
port (clk,clr,start:in std_logic
您可能关注的文档
- 2016年考研用书建议一览表.doc
- 2016广西大学-商学院考研初试及复试考察范围.docx
- 2016年高考-地理知识点复习资料.docx
- 2016护士资格考试-试题及答案汇总.doc
- 2016护士资格考试-试题汇总下载.doc
- 2016考研英语-小作文常用句式汇总.doc
- 2017东北财经大学-经济学考研该从何入手.doc
- 2017北京工业大学-经济学考研入门必看.doc
- 2017年厦大经济学考研入门必看.doc
- a03灌注桩(旋挖钻)施工设计方案.doc
- 2026年及未来5年蓝信流量统计日志系统项目市场数据调查、监测研究报告.docx
- 2026年及未来5年多功能烟气分析仪项目市场数据调查、监测研究报告.docx
- 2026年及未来5年热熔焊制45°弯头项目市场数据调查、监测研究报告.docx
- 2025年学历类自考中国文化概论-中国当代文学作品选参考题库含答案解析.docx
- 2026年及未来5年微控双温区锑扩散系统项目市场数据调查、监测研究报告.docx
- 2026年及未来5年变频电机转子项目市场数据调查、监测研究报告.docx
- 2026年及未来5年数显压力机项目市场数据调查、监测研究报告.docx
- 2026年及未来5年电话十台灯十时钟项目市场数据调查、监测研究报告.docx
- 2026年及未来5年移动空调控制板项目市场数据调查、监测研究报告.docx
- 2026年及未来5年大豆纤维服饰项目市场数据调查、监测研究报告.docx
原创力文档


文档评论(0)