最新MOS门电路:以MOS管作为开关元件构成的门电路。MOS....pptVIP

最新MOS门电路:以MOS管作为开关元件构成的门电路。MOS....ppt

  1. 1、本文档共17页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
最新MOS门电路:以MOS管作为开关元件构成的门电路。MOS....ppt

* ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt   MOS门电路:以MOS管作为开关元件构成的门电路。 MOS门电路,尤其是CMOS门电路具有制造工艺简单、集成度高、抗干扰能力强、功耗低、价格便宜等优点,得到了十分迅速的发展。 CMOS 门电路 * hhjkl CMOS反相器 1.MOS管的开关特性 MOS管有NMOS管和PMOS管两种。 当NMOS管和PMOS管成对出现在电路中,且二者在工作中互补,称为CMOS管(意为互补)。   MOS管有增强型和耗尽型两种。 在数字电路中,多采用增强型。 * hhjkl NMOS管的电路符号及转移特性 (a) 电路符号 (b)转移特性 D接正电源 截止 导通 导通电阻相当小 (1)NMOS管的开关特性 * hhjkl PMOS管的电路符号及转移特性 (a) 电路符号 (b)转移特性 D接负电源 (2)PMOS管的开关特性 导通 导通电阻相当小 截止 * hhjkl CMOS反相器 PMOS管 负载管 NMOS管 驱动管 开启电压|UTP|=UTN,且小于VDD。 2.CMOS反相器的工作原理 (1)基本电路结构 * hhjkl (2)工作原理 CMOS反相器 UIL=0V 截止 导通 UOH≈VDD 当uI= UIL=0V时,VTN截止,VTP导通, uO = UOH≈VDD * hhjkl CMOS反相器 UIH= VDD 截止 UOL≈ 0V 当uI = UIH = VDD ,VTN导通,VTP截止, uO =UOL≈0V 导通 * hhjkl (3)逻辑功能   实现反相器功能(非逻辑)。   (4)工作特点   VTP和VTN总是一管导通而另一管截止,流过VTP和VTN的静态电流极小(纳安数量级),因而CMOS反相器的静态功耗极小。这是CMOS电路最突出的优点之一。 * hhjkl CMOS反相器的电压传输特性和电流传输特性 3. 电压传输特性和电流传输特性 AB段:截止区 iD为0 BC段:转折区 阈值电压UTH≈VDD/2 转折区中点:电流最大 CMOS反相器 在使用时应尽 量避免长期工 作在BC段。 CD段:导通区 * hhjkl 4. CMOS电路的优点 (1)微功耗。 CMOS电路静态电流很小,约为纳安数量级。 (2)抗干扰能力很强。 输入噪声容限可达到VDD/2。 (3)电源电压范围宽。 多数CMOS电路可在3~18V的电源电压范围 内正常工作。   (4)输入阻抗高。   (5)负载能力强。 CMOS电路可以带50个同类门以上。 (6)逻辑摆幅大。(低电平0V,高电平VDD ) * hhjkl 其它类型的CMOS门电路 负载管串联 (串联开关) 1. CMOS或非门 驱动管并联 (并联开关) CMOS或非门 A、B有高电平,则驱动管导通、负载管截止,输出为低电平。 1 0 截止 导通 * hhjkl 该电路具有或非逻辑功能,即 Y=A+B 当输入全为低电平,两个驱动管均截止,两个负载管均导通,输出为高电平。 0 0 截止 导通 1 * hhjkl * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt * ijfhf vvvvt ijfhf vvvvt

文档评论(0)

liuxiaoyu92 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档