折叠式共源共栅运算放大器的设计.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
PAGE 0 折叠式共源共栅运算放大器 目 录 一. 摘要………………………………………………………………………2 二.电路设计指标 ……………………………………………………………3 三.电路结构……………………………………………………………………3 四.手工计算……………………………………………………………………7 五.仿真验证……………………………………………………………………10 六.结论……………………………………………………………………………12 七.收获与感悟……………………………………………………………………12 八.参考文献………………………………………………………………………13 摘 要 运算放大器在现代科技的各个领域得到了广泛的应用,针对不同的应用领域出现了不同类型的运放。本文完成了一个由pmos作输入的放大器。vdd为3.3v,负载电容为1pf,增益Av大于80dB,带宽GBM大于100MHz的放大器。输出级采用共源级结构以提高输出摆幅及驱动能力,为达到较宽的带宽,本文详细分析推导了电路所存在的极零点,共源共栅镜像电流源产生Ibias。选择P沟道晶体管的宽度和长度,使得它们的m g 和ds r 与N沟道晶体管的情况相匹配。 关键字:运算放大器、共源共栅级、极点 Abstract Operation amplifiers are widely used in many field s nowadays。All kinds of differential operation amplifiers appear f6r special application.One basic cell of which is fully differential operation amplifiers is designed in the thesis.Power Supply 3.3v,load capacitor 1pf,Gain>80dB,GBM>100MHz。The output stage is common source amplifier for getting proper DC operation point,for the purpose of wider bandwidth,we carefully analysis the pole and zero in the circuit ,use common source common gate as current Ibias。Choose pmos w/l to make their mg and dsr which can match with nmos。 Kay words:Operation amplifiers、common source common gate、pole 二、 电路设计指标 “理想’’运放具有以下的特性:无限大的输入阻抗和输出电流;无限大的转换速率和开环增益;无噪声、失调、功耗浪费和信号失真;无负载、频率和电源电压的限制川。 事实上,没有运放能达到以上所有的特性。在实际的设计中,运放参数中的大多数都会互相牵制,这将导致设计变成一个多维优化的问题。 Design an operation amplifier, with PMOS input Power Supply: VDD = 3.3V Load Capacitor: COUT = 1pF Requirements: Gain: AV 10000 (80dB) Gain Bandwidth: GBW 100MHz Phase Margin: PM ? 60? Slew rate: SR 10V/us Settling time: 1us 电路结构 原理图绘制如图1, 两级运放主体结构可以看成两个单级放大器 ,折叠共源共栅差分输入级和共源增益输出级, 辅助电路为偏置电路和频率补偿电路. 差分输入级采用折叠共源共栅结构输入对管,PMOS 高摆幅电

文档评论(0)

189****6140 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档