- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
通信原理课设胡容
武汉理工大学《数字通信系统》课程设计
PAGE 0
附件1:
学 号:
课 程 设 计
课程名称
通信原理
题 目
多路信号复用的基带发信系统设计与建模
学 院
信息工程学院
专 业
电子信息工程
班 级
电信1306班
姓 名
胡容
指导教师
王虹
2016
年
01
月
08
日
课程设计任务书
学生姓名: 胡容 专业班级: 电信1306班
指导教师: 王虹 工作单位: 信息工程学院
题 目: 多路信号复用的基带发信系统设计与建模
初始条件:
(1)MAX PLUSII、Quartus II、ISE等软件;
(2)课程设计辅导书:《通信原理课程设计指导》
(3)先修课程:数字电子技术、模拟电子技术、电子设计EDA、通信原理。
要求完成的主要任务: (包括课程设计工作量及其技术要求,以及说明书撰写等具体要求)
(1)课程设计时间:
(2)课程设计题目:多路信号复用的基带发信系统设计与建模;
(3)本课程设计统一技术要求:按照要求对选定的设计题目进行逻辑分析,设计通信系统框图,设计出分频器、内码产生器、时序信号产生器、基带发信系统等模块的逻辑功能,编写出相应模块的VHDL语言程序并上机调试、仿真,记录仿真波形并进行分析;
(4)课程设计说明书按学校“课程设计工作规范”中的“统一书写格式”撰写,并标明参考文献至少5篇;
(5)写出本次课程设计的心得体会(至少500字)。
时间安排:第19周
参考文献:段吉海.数字通信系统建模与设计.北京:电子工业出版社,2004
江国强.EDA技术与应用. 北京:电子工业出版社,2010
John G. Proakis.Digital Communications. 北京:电子工业出版社,2011
指导教师签名: 年 月 日
系主任(或责任教师)签名: 年 月
摘要
在数字通信中,为了扩大传输容量和提高传输效率,通常需要将若干个低速数字码流按一定格式合并成一个高速数据码流,以便在高速宽带信道中传输。数字复接就是依据时分复用基本原理完成数码合并的一种技术,并且是数字通信中的一项基础技术。21世纪是数字化的社会,数字集成电路应用广泛。而在以往的PDH 复接电路中,系统的许多部分采用的是模拟电路,运用有很大的局限性。随着微电子技术的发展,出现了现场可编辑逻辑器件(PLD),其中应用最广泛的当属现场可编程门阵列(FPGA)和复杂可编程逻辑器(CPLD)。本文就是用硬件描述语言等软件与技术来实现一个基于CPLD/FPGA 的简单数字同步复接系统的设计。
在通信系统中,为了提高信道的利用率,使多路信号在同一条信道上传输时互相不产生干扰的方式叫做多路复用。采用多路复用技术能把多个信号组合起来在一条物理信道上进行传输,在远距离传输时可大大节省电缆的安装和维护费用。在数字通信系统中主要采用时分多路复用(TDM)方式,把时间划分为若干时隙,让多路数字信号的每一路占用不同的时隙,即多路信号在不同的时间内被传送,各路信号在时域中互不重叠,并将复用信号进行HDB3码转换以利于在信道中传输。对于TDM系统,同步信号是保证通信系统正常工作和数字信号正确接收的必要条件。本次课程设计用到的软件主要是ISE。
关键词:时分复用 信道 数字复接
目录
TOC \o 1-3 \h \z \u HYPERLINK \l _Toc 1 多路信号复用的基带系统的设计 PAGEREF _Toc \h 4
HYPERLINK \l _Toc 2 时分多路复用信号的产生模型 PAGEREF _Toc \h 6
HYPERLINK \l _Toc 3 各功能模块的VHDL建模与程序设计 PAGEREF _Toc \h 6
HYPERLINK \l _Toc 3.1 内码控制器 PAGEREF _Toc \h 6
HYPERLINK \l _Toc 3.2时序电路产生器 PAGEREF _Toc \h 9
HYPERLINK \l _Toc 3.3内码产生器 PAGEREF _Toc \h 12
HYPERLINK \l _Toc 3.4 输出电路 PAGEREF _Toc \h 16
HYPERLINK \l _Toc 4 系统的整体电路与程序 PAGEREF _Toc \h 20
HYPERLINK \l _Toc 5 心得体会 PAGEREF _Toc \h 25
HYPERLINK \l _Toc 6 参考文献 P
文档评论(0)