基于ISD4003的语音报时时钟的设计改进版.docVIP

基于ISD4003的语音报时时钟的设计改进版.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
基于ISD4003的语音报时时钟的设计改进版

单片机课程设计 基于ISD4003的语音报时时钟设计 目 录 设计任务…………………. 2 设计方案…………………. 3 硬件电路…………………. 9 完整的程序………………10 设计体会………………….14 —1— (一)设计任务 1、使用ISD4003作为语音录放芯片实现分段录音选择放音实现语音报时功能。 2、采用四位LED动态显示小时、分单元。 3、具有自动整点报时功能。 4、在需要时,可通过触发按键语音报时。 5、可以通过三键设定修改时间,保证准确性。 —2— (二)设计方案 硬件选择:AT89C51,和ISD4003语音芯片, 接口芯片:74LS244驱动及四个共阴极的LED数码管 音频放大:LM386 软件部分:采用T0定时100MS来产生1秒种来计数,三键设定可修正时间,通过外部中断来即时时间的报时,用动态显示分钟和小时,语音报时采用虚拟SPI总线来传送数据。 以下为主要芯片的简要介绍: AT89C51: AT89C51是一种带4K字节闪烁可编程可擦除只读存储器(FPEROM—Falsh Programmable and Erasable Read Only Memory)的低电压,高性能CMOS8位微处理器,俗称单片机。 AT89C2051是一种带2K字节闪烁可编程可擦除只读存储器的单片机。单片机的可擦除只读存储器可以反复擦除100次。该器件采用ATMEL高密度非易失存储器制造技术制造,与工业标准的MCS-51指令集和输出管脚相兼容。由于将多功能8位CPU和闪烁存储器组合在单个芯片中,ATMEL的AT89C51是一种高效微控制器,AT89C2051是它的一种精简版本。AT89C单片机为很多嵌入式控制系统提供了一种灵活性高且价廉的方案。外形及引脚排列如图所示 管脚功能:   VCC:供电电压。GND:接地。 P0 ,P1, P2, P3口为通用I/O口。 ALE/PROG:当访问外部存储器时,地址锁存允许的输出电平用于锁存地址的地位字节。在平时,ALE端以不变的频率周期输出正脉冲信号,此频率为振荡器频率的1/6。/PSEN:外部程序存储器的选通信号。在由外部程序存储器取指期间,每个机器周期两次/PSEN有效。但在访问外部数据存储器时,这两次有效的/PSEN信号将不出现。 —3— /EA/VPP:当/EA保持低电平时,则在此期间外部程序存储器(0000H-FFFFH),不管是否有内部程序存储器。注意加密方式1时,/EA将内部锁定为RESET;当/EA端保持高电平时,此间内部程序存储器。在FLASH编程期间,此引脚也用于施加12V编程电源(VPP)。 XTAL1:反向振荡放大器的输入及内部时钟工作电路的输入。 XTAL2:来自反向振荡器的输出。 ISD4003语音录放电路 ISD4003是美国ISD公司继ISD33000系列之后最新推出的时限为8分钟的长时语音录放电路。这种录放电路采用了多电平直接模拟量存储技术,将每个采样值直接存储在片内的快闪存储器中,因此能够非常真实、自然地再现语音、音乐,音调和效果声,避免了一般固体录音电路因量化和压缩造成的量化噪声和金属声。 4000系列独有的特性为: 1. 3v单电源供电。 2. 内置微机串行通信接口。 —4— ISD4000系列芯片内部框图 内部时钟 内部时钟 时钟分频 采样时钟 模拟收发 非易失性 多重电压 存储阵列 五极点 低通滤波器 五极点 平滑滤波器 AGC电路 译码器 AMP AMP 电 源 电 路 控 制 电 路 XCLK AIN- AIN+ ACAP VCCA VSSA VSSD VCCD SCLK SS MOSI MISO INT RAC AOUT 管脚排列图 引脚描述: 电源(VCCA,VCCD): 为使噪声最小,芯片的模拟和数字电路使用不同的电源总线,并且分别引到外封装不同管脚上,模拟和数字电源端最好分别走线,尽可能在靠近供电端处相连,而去耦合电容应尽量靠近器件。 —5— 地线(VSSA,VSSD):芯片内部的模拟和数字电路也使用不同的地线。几个VSSA尽量在引脚焊盘上相连,并用低阻通路连到电源上,VSSD也用低阻通路连到电源上。 同相模拟输入(ANA IN+): 录音信号的同相输入端,输入放大器可用单端 差分驱动。单端输入时,信号由耦合电容输入,最大幅度为峰峰值32mV,耦合电容和本端的3KΩ电阻输入阻抗决定芯片频带的低端截止频率。差分驱动时,信号最大幅度为峰峰值16 mV。 反相模拟输入(ANA IN-): 差分驱动时,这是录音信号

文档评论(0)

2017meng + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档