- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
本科学生毕业论文
论文题目: 基于FPGA的串口通信电路设计 学 院: 电子工程学院 年 级: 专 业: 集成电路设计与集成系统 姓 名: 学 号: 指导教师:
2011 年 5 月 28 日摘要
串行通信接口是一种应用广泛的通信接口。目前,大部分处理器都集成了支持RS-232接口(又称EIA RS-232-C)的通用异步收发器(Universal Asynchronous Receiver/Transmitter,UART),本文设计了一个串口数据采集和处理程序,详细介绍了用Verilog HDL硬件描述语言来开发波特率发生器、接收模块和发送模块这三个模块,以及系统各个模块的具体设计方法和原理,用Quartus II软件进行仿真并给出结果,分别验证各个模块的正确性。本设计还使用基于ALTERA公司的Cyclone II EP2C5T144芯片的FPGA开发板,在FPGA开发板上实现和PC通过串口调试软件完成双向通信,不仅要求将开发板的数据显示在PC的串口调试助手软件上,还要求用PC发送数据的ASCII码来驱动电路的8个LED灯,验证用FPGA实现串行通信的可行性。
关键词
串行通信;RS-232;UART;Verilog HDL;FPGA
Abstract
Serial communication interface is a widely used communication interface. At present, most of processor integrated RS-232(EIA RS-232-C) interface to support UART (Universal Asynchronous Receiver/Transmitter) communication, This thesis design a data acquisition and treatment program. Besides that, the thesis introduced Baud Rate Generator module、Receiver module、Send module based on language Verilog HDL and give the results by simulate in Quartus II software. This design also uses EP2C5T144 FPGA chip to achieve the two-way communication by simulate with Quartus II and PC through the serial port debugging software. Not only requires the development boards data displayed in the PCs serial port debugging software, also ask ASCII data sent by PC Code to drive eight LED lights, meanwhile verified the serial communication with FPGA.
Key words
Serial communication; RS-232; UART; Verilog HDL; FPGA
目录
摘要 I
Abstract II
第1章 语言和工具 1
1.1 Verilog HDL语言概述 1
1.2 FPGA概述 3
1.3 Quartus II软件介绍 7
1.4 FPGA开发板介绍 8
1.5 本章小结 11
第2章 串口通信协议简介 12
2.1 串口通信接口 12
2.2 RS232通信协议 12
2.3 串口通信时序分析 14
2.4 本章小结 15
第3章 串口通信的Verilog HDL实现 16
3.1 设计功能说明 16
3.2 波特率发生器模块的Verilog HDL实现 16
3.3 发送模块的Verilog HDL实现 18
3.4 接收模块的Verilog HDL实现 24
3.5 本章小结 30
第4章 串口通信的硬件调试 31
4.1 板级调试说明 31
4.2 下载配置FPGA 32
4.3 配置串口调试软件 34
4.4 调试结果 34
4.5 本章小结 37
结论 38
参考文献 39
附录1 波特率发生器Verilog HDL实现 40
附录2 发送模块Verilog HDL实现 41
附录3 接收模块Verilog HDL实现 46
致谢 51
第1章 语言和工具
1.
您可能关注的文档
- 【毕业论文】行为导向教学法在机械制造课程设计中的互补应用研究报告.doc
- 【毕业论文】行人交通仿真和标示系统论文.doc
- 【毕业论文】杭州曼诺休闲用品有限公司跟单过程中存在的问题及改进建议.doc
- 【毕业论文】杭州万恒会计服务有限公司财务分析报告论文.doc
- 【毕业论文】航行通告处理系统.doc
- 【毕业论文】航空开伞器设计说明书.doc
- 【毕业论文】合成三乙酸甘油酯论文.docx
- 【毕业论文】合肥市锦湖园项目可行性研究.doc
- 【毕业论文】合页铰链件模具设计.docx
- 【毕业论文】河北江丰汽车公司物流供应链管理优化研究.doc
- 【毕业论文】基于FPGA的图像数据传输控制系统的设计.doc
- 【毕业论文】基于FPGA的异步FIFO设计论文.doc
- 【毕业论文】基于FPGA技术的微波炉控制器.doc
- 【毕业论文】基于FPGA数字信号音频处理.doc
- 【毕业论文】基于FPGA的任意波形发生器设计与实现.doc
- 【毕业论文】基于GSM模块与C51的实时采集系统下位机软件设计.doc
- 【毕业论文】基于GTM900C的防倾覆短信报警系统设计.doc
- 【毕业论文】基于HDPEPVC_塑料管材无屑切割机结构设计.doc
- 【毕业论文】基于Hyperion系统的家居集团全面预算管理的实施与应用(硕士论文).docx
- 【毕业论文】基于Hyperion系统的家居集团全面预算管理的实施与应用.docx
文档评论(0)