单片机课件二章单片机系统.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
单片机课件二章单片机系统

一、定时器/计数器 0、1 的结构:(P52 图 2-9) 1.定时器/计数器方式控制寄存器TMOD(89H) 2、定时器/计数器控制寄存器TCON(88H) 二、 定时器/计数器0、1的四种工作方式 1 、工作方式0(P54 图 2-10) 例:应用 T0 产生 1ms 定时,并使 P1.0 输出周期为 2ms 的方波,设晶振为 6MHZ。 2、工作方式1(P54 图2-10) 3.工作方式2(P56 图 2-11) 例:若从T0引脚输入低频负脉冲信号,要求T0每次发生负跳变时,从 P1.0 输出一个 500us的同步脉冲,设fosc=6MHZ 4.工作方式3(P56 图 2-12) 5.门控位GATE的应用 三.定时器/计数器2   例如: 已知(IP)=09H,请写出中断源优先级从高到低的顺序。 解: INT0,T1, T0, INT1,串口 1. 输出 MOV P1, # data (执行写P1口的指令) 若写“1”. V1截止,P1.i由内部上拉电阻拉成高电平。 输出“1”。 若写“0”. V1导通,P1.i为低电平,输出“0”。 2. 输入 MOV A , P1 (读P1口指令) 必须先写“1”,使V1截止, P1.i被拉成高电平,也可被 外部输入源拉成低电平。 D Q CLK Q 读存储器信号 内部总线 写存储器信号 读信号 上拉电阻 P1.I 引脚 V1 1 2 Vcc 3. CPU读 P1口的两种情况: ① 读 P1口的锁存器状态值(端口操作) “读—修改—写”指令,打开三态门2: ( ANL . ORL. JBC. CPL. INC. DEC. DJNZ. ) ② 读 P1口的引脚,打开三态门1,读P1口的输入状态。 ( MOV A , P1 ) 4. 8032/8052的P1.0 ,P1.1具有二重功能 : P1.0 (T2),P1.1 (T2EX)外部控制输入端 5. 负载能力 输出: 可驱动 4个LSTTL负载( 400uA) 输入: 可被任何TTL电路和MOS电路所驱动,即使是 集电极开路电路或漏极开路电路也无需外接上拉电 阻。 二 . P3口 准双向、双功能口 D Q CLK Q 读存储器信号 内部总线 写存储器信号 读信号 上拉电阻 P3.I 引脚 V1 1 2 Vcc 3 4 第二功能输出 第二功能输入 图 2-17 P3.口1位结构原理图 功能: 1) 准双向I/O: 操作同P1 ,第二功能输出线为高电平。 D Q CLK Q 读存储器信号 内部总线 写存储器信号 读信号 上拉电阻 P3.I 引脚 V1 1 2 Vcc 3 4 第二功能输出 第二功能输入 图 2-17 P3.口1位结构原理图 2) 第二功能: 输出: 口线锁存器必须为“1”,此时门3的输出状态由 第二 功能线确定,P3.i状态取决于第二功能线的电平。 输入:RXD、INTO、INT1、T0、T1经缓冲器4输入,直 接进入芯片内部。 P3口的每一位都可独立地定义为第一I/O功能,或第二 I/O功能。负载能力同P1。 三 . P0口: 三态双向口 功能: 1. I/O 2. 地址/数据总线口 功能选择: 由多路开关 MUX控制 D Q CLK Q 读存储器信号 内部总线 写存储器信号 读信号 P0.I 引脚 V1 1 2 Vcc 3 地址/数据输出 图 2-18 P0.口1位结构原理图 V2 4 “0” “1” 控制信号 I/O: 控制信号“0”. MUX→ Q端 ,V2截止 写入“1”: V1也截止,P0.i高阻态(外加提升电阻) “0”: V1导通,输出“0” 地址/数据: 控制信号“1”, MUX → 地址/数据端, 分时 输出外部存储器低 8 位地址 A0 ~ A7 和数据。 “1”:V1截止,V2导通,输出“1” “0”:V1导通,V2截止,输出“0” 地址由ALE下降沿锁存,地址信息来自于片内的 R0, R1,PCL, DPL。 8031/8032, P0口只能作为地址/数据总线口用。 输出可驱动 8个 LSTTL电路。 四 . P2口 准双向口 D Q CLK

文档评论(0)

linjuanrong + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档