第10讲vhdl程机制.pptVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第10讲vhdl程机制

第十讲 VHDL编程机制 提纲 设计单元 单元名字的有效空间 编译,命名和链接 Project管理 仿真基本步骤 设计单元 VHDL编程的基本单元如下图所示: 单元名字的有效空间 存在一个单元名字对应多个实例化的情况 局部单元名字是默认的 最好的办法是写出单元名字的全路径名字 单元名字的可见性 名字的可见性遵从下列层次结构 名字在package中定义→所有引用package 的设计单元 名字在Entity中定义→所有与entity对应的 architectures 名字在Architecture中定义→architecture中的所有processes 名字在Process中定义→process内部 名字在Subprogram中定义→subprogram process内部 编译( Compilation ),命名( Naming), 链接(Linking) 通常设计单元名字直接构成文件名 常用的库:WORK和 STD Project管理 采用多个packages来将可综合的设计与可仿真的设计分隔开; 改变次级设计单元无需对设计的层次结构进行重编译; 采用多个配置(configurations) 记录/比较不同的architectures 仿真基本步骤:编译 编译 (Compilation)与编译顺序 基本 vs. 次级设计单元 设计单元和文件的组织 仿真基本步骤:编译(Compilation)的相关性( Dependencies) 仿真基本步骤: Elaboration 仿真基本步骤 初始化 所有processes都被执行,直到被wait语句或敏感表挂起; 所有连线(信号)被初始化为默认值或用户定义的值; 初始化仿真时间步; 仿真 离散事件仿真 时间步的两步模型 对连线(net)求值; 对所有受影响的进程进行计算,并对连线(net) 的新值进行规划; 仿真时间步安排 * * 编译的相关性遵从于硬件的相关性 -接口(interface)改变 -Architecture的改变可以隔离 注意重编译解释为是一种改变 -architecture和entitie安排在同一个文件中 ? Elaboration -对设计层次的展开产生一个进程的网表系统 -检查定义(declarations) ? Generics和 type检查 -存储分配 -初始化 *

文档评论(0)

181****7127 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档