第3章_门电路 课后答案..docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
数字电子技术基础参考答案 第二章 - PAGE 11 - 第三章 门 电 路 【题3.1】 在图3.2.5所示的正逻辑与门和图3.2.6所示的正逻辑或门电路中,若改用负逻辑,试列出它们的逻辑真值表,并说明Y和A,B之间是什么逻辑关系。 图3.2.5的负逻辑真值表 A B Y 1 1 1 1 0 1 0 1 1 0 0 0 图3.2.6的负逻辑真值表 A B Y 1 1 1 1 0 0 0 1 0 0 0 0 【题3.5】已知CMOS门电路的电源电压,静态电源电流,输入信号为200的方波(上升时间和下降时间可忽略不计),负载电容,功耗电容,试计算它的静态功耗、动态功耗、总功耗和电源平均电流。 【解】 静态功耗 动态功耗 总功耗 电源平均电流 【题3.5】已知CMOS门电路工作在5V电源电压下的静态电源电流,在负载电容,输入信号频率为500的方波时的总功耗为1.56mW试计算该门电路的功耗电容的数值。 【解】 首先计算动态功耗 根据得 【题3.7】 试分析图P3.7 中各电路的逻辑功能,写出输出逻辑函数式。 【解】 (a) (b) (c) 【题3.11】 在图P3.11的三极管开关电路中,若输入信号的高、低电平分别为,试计算在图中标注的参数下能否保证时三极管饱和导通、时三极管可靠地截止?三极管的饱和导通压降,饱和导通内阻。如果参数配合不当,则在电源电压和不变的情况下,应如何修改电路参数? 【解】利用戴维宁定理接至基极与发射极间的外电路化简为由等效电压和等效电阻串联的回路,如图A3.11(a)所示。其中 , 若则故三极管处于截止状态,。 若,则而临界饱和基极电流。可见,三极管不饱和,为了使三极管在时能饱和导通,可以减小的阻值或用值更大的三极管。 【题3.12】 在图P3.12两个电路中,试计算当输入分别接0V,5V和悬空时输出电压的数值,并指出三极管工作在什么状态。假定三极管导通以后V,电路参数如图中所注。三极管的饱和导通压降,饱和导通内阻。 【解】当输入断悬空时,用戴维宁定理可将接至与发射极间的外电路等效地化为由和串联的单回路,如图A3.12(b)所示。 其中 。所以。而 故 三极管处于饱和导通状态,。 当输入端接有时,仍将接至基极与发射极间的外电路简化为与串联的形式,如图A3.1(c)所示。其中 。 若则三极管截止,。 若,则。可见 三极管饱和导通,。 【题3.13】试分析图P3.13中各电路的逻辑功能,写出输出逻辑函数式。 【解】 (a) (b) (c) (OC门) (d) 当 (三态输出的反相器) 高阻态 当 【题3.16】 在图P3.16 有74系列TTL与非门组成的电路中,计算门能驱动多少同样的与非门。要求输出的高,低电平满足与非门的输入电流为时输出电流最大值为时输出电流最大值为的输出电阻可忽略不计。 【解】 当V时,可求得 当时,可求得 故能驱动5个同样的与非门。 【题 3.17 】在图P3.17有74系列或非门组成的电路中,试求门能驱动多少个同样的或非门。要求输出的高、低电平满足。或非门每个输入端的输入电流为。时输出电流的最大值为时的输出电流的最大值为,的输出电阻可忽略不计。 【解】 当时,可以求得 当时,又可求得 故能驱动5个同样的或非门。 【题3.18】 试说明在下列情况下,用万用电表测量图P3.18的V12端得到的电压各为多少: v11悬空; v11低电平(0.2 V); v11高电平(3.2V); v11经51 Ω电阻接地; v11经10 kΩ 电阻接地。 图中的与非门为74系列的TTL电路,万用电表使用5V量程,内阻为20 kΩ /V。 【解】 这时相当于v12 端经过一个100 kΩ 的电阻接地。假定与非门输入端多发射极三极管每个发射结的导通压降均为0.7V,则有 v12 ≈ 1.4V v12 ≈ 0.2V v12 ≈ 1.4V v12 ≈ 0 V v12 ≈ 1.4V 【题3.19】 若将上题中的与非门改为74系列TTL或非门,试用在上列五种情况下测得的v12各为多少? 【解】 由图3.4.22可见,在或非门中两个输入端电平互不影响,故v12 始终为1.4V。 【题3.21】 在图P3.21 电路中和C构成输入滤波电路。当开关S闭合时,要求门电路的输入电压当开关S断开时,要求门电路的输入电压试求和的最大允许阻值。 为74LS系列TTL反相器,它们的高电平输入电流 低电平输入电流。 【解】当S闭合时被短路,故有 当S短开时,门电路的高电平输入电流流经和,故得到 因此 【题3.22】 试绘出图P3.22电路的高电平输出特性和低电平输出特性。已知VCC =5V

文档评论(0)

586334000 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档