文献的检索与利用报告材料.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
实用标准文案 精彩文档 贵州民族大学 学院:计算机与信息工程学院 专业:光信息科学与技术 姓名: 张 家 文 学号:200907040045 课程名:文献检索与利用 日期:2012年4月27日 要求一:利用馆藏书目查找 检索式: A书名=激光原理及应用 检索方法与步骤: 进入贵州民族学院图书馆,找到馆藏书目。 在馆藏数目中有三种搜索方式: (1)在此选用简单查询 (2)经过查询有命中目标数:1 耗时:00.047秒 (3)点击查看详细信息 要求二:利用读秀学术搜索检索 检索式(1): B期刊=单片机应用技术 检索方法与步骤: 登录贵州民族学院图书馆,找到读秀学术搜索,点击进入: 2.输入“单片机应用技术”,并点击中文搜索; 3.经过查询有命中目标数:4755 耗时:0.409秒: 选择三个条目阅读: (1) (2) (3) 检索式(2): C图书=通信原理简明教程 检索方法与步骤: 与本要求中步骤一相同:进入图书馆的读秀学术搜索网页后,单击“图书”,输入“通信原理简明教程”并选择“中文搜索”出现一下界面: 找到相关的中文图书 3 种,用时 0.001 秒,选择其中两本查看详细信息: (1) (2) 找到自己需要的图书后,点击阅读。 要求三:利用书生之家电子图书搜索 检索式: D图书=数字电路基础 检索方法与步骤: 进入书生之家电子图书搜索的网页,登录其账号。(如果没有其账号,则注册一个账号。)登录或注册成功后会出现一下界面: 在图书分类下方点击“电子,电信与自动化”;出现一下搜索界面: 再进一步选择“数字”:共有45条信息。 输入“数字电路”,点击立即检索:经检索,有64条信息。 要求四:利用谷歌引擎搜索检索 检索式: F=数字系统设计教程第二版 检索方法与步骤: 打开谷歌搜索首页。 输入“数字系统设计教程第二版”,并点击搜索;出现2080000条结果,用时0.33秒。 选择自己需要的二本书,查看更详细的信息。 (1)Verilog数字系统设计教程(第2版) 内容简介 本书讲述了自20世纪90年代开始在美国和其他先进的工业化国家逐步推广的利用硬件描述语言(Verilog HDL)建模、仿真和综合的设计复杂数字逻辑电路与系统的方法和技术。书中内容从算法和计算的基本概念出发,讲述如何由硬线逻辑电路来实现复杂数字逻辑系统的方法。全书共分4部分。第一部分共8章,即Verilog数字设计基础篇,可作为本科生的入门教材。第二部分共10章,即设计和验证篇,可作为本科高年级学生或研究生学习数字系统设计的参考书。第三部分为实践篇,共提供12个上机练习和实验范例。第四部分是语法篇,即Verilog 硬件描述语言参考手册;IEEE Verilo准简介,以反映Verilog语法的最新变化,可供读者学习、查询之用。 本书的教学方式以每2学时讲授一章为宜,每次课后需要花10 h复习思考。完成10章学习后,就可以开始做上机练习,由简单到复杂,由典型到一般,循序渐进地学习Verilog HDL基础知识。按照书上的步骤,可以使大学电子类及计算机工程类本科及研究生,以及相关领域的设计工程人员在半年内掌握Verilog HDL设计技术。 本书可作为电子工程类、自动控制类、计算机类的大学本科高年级及研究生教学用书,亦可供其他工程人员自学与参考。 目录 第一部分 Verilog数字设计基础 第1章 Verilog的基本知识   1.1 硬件描述语言HDL   1.2 Verilog HDL的历史 1.2.1 什么是Verilog HDL 1.2.2 Verilog HDL的产生及发展 1.3 Verilog HDL和 VHDL的比较   1.4 Verilog的应用情况和适用的设计   1.5 采用Verilog HDL设计复杂数字电路的优点 1.5.1 传统设计方法——电路原理图输入法 1.5.2 Verilog HDL设计法与传统的电路原理图输入法的比较 1.5.3 Verilog的标准化与软核的重用 1.5.4 软核、固核和硬核的概念及其重用   1.6 采用硬件描述语言(Verilog HDL)的设计流程简介 1.6.1 自顶向下(Top_Down)设计的基本概念 1.6.2 层次管理的基本概念 1.6.3 具体模块的设计编译和仿真的过程 1.6.4 具体工艺器件的优化、映像和布局布线   小结   思考题  第2章 Verilog语法的基本概念   概述 2.1 Verilog模块的基本概念   2.2 Verilog用于模块的测试   小结   思考题  第3章 模块的结构、数据类型、变量和基本运算符号

文档评论(0)

dmz158 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档