电工电子技术_组合逻辑电路..pptVIP

  1. 1、本文档共21页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* 电工电子技术 第13章 组合逻辑电路 1.组合逻辑电路的定义、设计和分析方法。 2.编码器、译玛器。 3.数据选择器、数据分配器。 知识点: 要求掌握: 1.组合逻辑电路的设计和分析方法。 2.编码的基本概念及其意义。 3.译码的基本概念及其意义。 了解: 1.数据选择器的基本概念及其意义。 2.数数据分配器的基本概念及其意义。 根据逻辑电路有无记忆功能,可将数字电路分为两大类:一类是组合逻辑电路,另一类是时序逻辑电路。组合逻辑电路是指电路在任一时刻的输出状态只与同一时刻的输出状态有关,而与前一时刻的输出状态无关。组合逻辑电路在电路结构上全部由逻辑门电路组成。本章首先介绍组合电路的分析和设计方法,然后介绍编码器、译码器、数据选择器和数据分配器。 第13章 组合逻辑电路 13.1 组合逻辑电路的分析与设计 组合逻辑电路的分析是根据给定的逻辑电路图,弄清楚它的逻辑功能,求出描述电路输出与输入之间的逻辑关系的表达式,列出真值表。一般方法如下所述。 1)根据给定的逻辑电路的逻辑图,从输入端向输出端逐级写出各个门对其输入的逻辑表达式,从而写出整个逻辑电路的输出对输入的逻辑函数表达式。 2)利用逻辑代数运算法则化简逻辑函数表达式。 3)根据化简后的逻辑函数表达式,列出真值表,使逻辑功能更加清晰。 4)根据化简后的逻辑函数表达式或真值表,分析逻辑功能。 下面通过一个例子说明组合逻辑电路的分析方法。 13.1.1 组合逻辑电路的分析方法 13.1 组合逻辑电路的分析与设计 合逻辑电路的设计是组合逻辑电路分析的逆运算,是根据给出的实际逻辑问题,求出实现这一逻辑功能的最佳逻辑电路。其方法如下: 1)根据设计要求,确定变量的个数,并对它们进行逻辑赋值(即确定0和1代表的含义)。 2)根据逻辑功能要求列出真值表。 3)根据真值表写出逻辑函数表达式,并进行化简。 4)根据最简逻辑函数表达式画出逻辑图。 13.1.2 组合逻辑电路的设计方法 13.2 编 码 器 将具有特定意义的信息如文字、数字、符号编成相应二进制代码的过程,称为编码。实现编码功能的电路成为编码器,其输入为被编信号,输出为二进制代码。编码器有二进制编码器、二-十进制编码器等。 13.2.1 二进制编码器 1.十进制 用n位二进制代码对2n个信号进行编码的电路,成为二进制编码器。现以8线-3线编码器为例说明,如图13.3所示。 8线-3线编码器有I0~I7 8个输入端,且高电平有效,输出是3位二进制代码Y0~Y2。由图13.3可写出编码器的输出函数表达式为 根据上述关系可列出表13.3所示的真值表。 图13.3 8线-3线编码器逻辑图 13.2 编 码 器 13.2 编 码 器 13.2.2 二-十进制编码器 将0~9这10个十进制数转换为二进制数的电路称为二进制-十进制编码器。 图13.4所示为二进制-十进制编码器,I0~I9为10个需要编码的输入信号,输出Y3、Y2、Y1、Y0为4位二进制代码。根据图13.4可写出编码器的输出逻辑函数为 图13.4 二进制-十进制编码器 13.2 编 码 器 13.3 译 码 器 13.3.1 二进制译码器 将输入二进制代码译成相应输出信号的电路,称为二进制译码器。 二进制码器是用于把二进制代码转换成相应输出信号的译码器。常见的有2线-4线译码器、3线-8线译码器和4线-16线译码器等。如图13.5所示为集成3线-8线译码器74LS138的逻辑图。 图13.5 3线-8线译码器逻辑图 译码是编码的反过程,是将表示特定信息的二进制代码翻译出来。实现译码功能的电路称为译码器。译码器的输入为二进制代码,输出为与输入代码相对应的特定信息。 13.3 译 码 器 13.3.2 二-十进制译码器 将4位BCD码的10组代码翻译成0~9这10个对应输出信号的电路,称为二-十进制译码器。由于它有4个输入端,10个输出端,所以又称4线-10线译码器。 图13.7所示为4线-10线译码器CT74LS42的逻辑图。图中A3、A2、A1、A0为输入端,Y0~Y9为输出端,低电平有效。CT74LS42的真值表见表13.6。 由表13.6可知,CT74LS42输入为8421码,输出Y.~Y.为低电平0有效。代码1010~1111没有使用,称为伪码。由上表可知,当输入伪码1010~1111时,输出Y9~Y0都为高电平1,不会出现低电平0。因此译码器不会产生错误译码。 图13.7 二-十进制译码器逻辑图 13.3 译 码 器 13.3 译 码

文档评论(0)

586334000 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档