- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
EDA软件绍 几种电路连接方式
EDA半解
模拟集成电路CAD:
特点:电路种类繁多、性能参数不确定等
结论:目前主要仿真验证。
数字系统自动化设计: EDA
特点:基本单元:逻辑门;性能电平明确;
结论:可大规模集成自动化设计。
目标:在一个IC上集成整个系统所需要的数字部分。如:CPLD/FPGA, SOPC:逻辑门+CPU+RAM等。
EDA是电子设计自动化(Electronic Design Automation)的缩写
EDA的核心是指设计者利用计算机等硬件及相关应用软件完成电子系统设计等任务
EDA特点:以复杂电路设计可编程器件设计为代表;FPGA/CPLD器件取代部分ASIC器件;
使用硬件描述语言HDL进行设计;EDA技术的终极目标是完成ASIC (专用集成电路)的设计和实现;系统设计者或者线路板设计者 成为 芯片设计者。
可编程逻辑器件PLD(Programmable Logic Device)应用最广泛的当属:CPLD(Complex Programmable Logic Device,复杂可编程逻辑器件);;FPGA(Field Programmable Gate Array,现场可编程门阵列):半定制设计(FPGA)--设计成本低、周期短、设计复杂;适合于小批量ASIC产品。
现代电子产品与传统电子产品在设计上的显著区别:一、大量使用大规模可编程逻辑器件:
以提高产品性能;缩小产品体积;降低产品消耗;二、广泛运用现代计算机技术:
以提高电子设计自动化程度;缩短开发周期;提高产品的竞争力。
狭义的EDA概念:以大规模可编程逻辑器件PLD为设计载体;以硬件描述语言HDL为系统逻辑描述的主要表达方式;以计算机、大规模可编程器件的开发软件及实验开发系统为设计工具;通过有关的开发软件,自动完成用软件方式描述的电子系统到硬件系统的逻辑编译、逻辑化简、逻辑分割、逻辑综合及优化、布局布线、逻辑仿真;直至完成对于特定目标芯片的适配编译、逻辑映射、编程下载等工作;最终形成集成电子系统或专用集成芯片的一门多学科融合新技术。
常用的HDL(硬件描述语言)有:VHDL(Very-High-Speed Integrated Circuit Hardware Description Language)和Verilog HDL。
FPGA的编程配置模式:JTAG模式;PS模式: Passive Serial Mode 被动串行;
AS模式:Active Serial Mode 主动串行。
EDA的FPGA/CPLD设计流程:1、设计输入(原理图/HDL文本编辑) 2、综合 3、适配 4、时序仿真与功能仿真 5、编程下载 6、硬件测试。
ASIC(Application Specific Integrated Circuit)即专用集成电路。是指专门为某一应用领域或为专门用户需要而设计、制造的LSI或VLSI电路,它可以将某些专用电路或电子系统设计在一个芯片上,构成单片集成系统。
相对于传统的通用器件设计方法,ASIC被称为用户专用集成电路(Customer Speclific IC)。ASIC代表了当前集成电路设计的主要形式。
ASIC的设计方法:系统规格说明——》系 统 划 分——》逻辑设计与综合——》综合后仿真——》版 图 设 计——》版 图 验 证——》参数提取与后仿真——》制版、流片——》芯 片 测 试
全定制ASIC:基于晶体管级的设计方法。优点:最佳的设计结果。缺点:设计周期长、成本高。
半定制ASIC:约束性的设计方法。主要类型:门阵列、标准单元、PLD。
在基于FPGA/CPLD的EDA设计流程中所涉及的EDA工具,及其在整个流程中的作用:
:设计输入编辑器、HDL综合器 、仿真器 、适配器、下载器。
FPGA(Field-Programmable Gate Array)现场可编程门阵列,
它是在PAL、GAL、CPLD等可编程器件的基础上进一步发展的产物。它是作为专用集成电路(ASIC)领域中的一种半定制电路而出现的,既解决了定制电路的不足,又克服了原有可编程器件门电路数有限的缺点。
有三类连线资源:单线,双线,长线。
PLD: 从编程工艺上划分:1.熔丝(Fuse)型器件2.反熔丝(Anti-fuse)型器件 3.EPROM型。称为紫外线擦除电可编程逻辑器件 4.EEPROM型 5.SRAM型 6.Flash型 。
一阶有源滤波器:
简单二阶低通有源滤波器:
通带截止频率:
二阶压控型低通滤波器:
品质因数:
对称条件:
二阶反相型低通有源滤波器:
PROTEL99SE 软件使用
原理图的绘制:
原理图包括:元件标志(Symbol)、导线、电源、输入输出端口
原理图输入步骤:1、查找所需原理图库文件并加载;
原创力文档


文档评论(0)