第5章组合逻辑电路应用.pdfVIP

  1. 1、本文档共55页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  5. 5、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  6. 6、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  7. 7、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  8. 8、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
第五章 组合逻辑电路应用(中 规模集成电路MSI) 主要介绍:编码器、译码器、数据分配器、数据选择器、 数值比较器和加法器的功能、分析、设计和应用。 5.1编码器 待 二 I Y 输 编 I0 编 Y0 进输 编码:用二进制代码表示 入 码 I1 码 Y1 制 出 特定信息的过程。 信 I2 器 Y2 代 号 N-1 n-1 码 编码器:实现编码操作的电路。 编码器分类 :普通二进制编码器、二- 十进制编码器、优先编 码器 N/n线编码器: 一个对象需一个码组,输出 输出代码位数 n 代码的组合数2 应大于或等 待编码的信号数 于待编码的个数N 。 2n N 5.1.1 普通编码器 任何时刻只能对一个对象进行编码的编码器叫普通编码器。 表示在任何时刻, 普通编码器的输入是一组相互排斥(一组出现,其余的都不得 只能有1个输入为逻 出现)的变量。 辑1,其他都为逻辑 0 。 用逻辑1表示对象要求编码,逻辑0不要求编码,这种逻辑表 示称为高电平输入有效。输入信号的相互排斥性质可用下式表示 N 1 N 1 Ii  I j  I j i  0,1,, N 1 j i, j 0 j i, j 0 表示在任何时刻, 只允许1个输入为 用逻辑0表示对象要求编码,逻辑1不要求编码,这种逻辑表 逻辑0,其他都为 示称为低电平输入有效。输入信号的相互排斥性质可用下式表示 逻辑1。 N 1 N 1 I i I j I j i 0,1, ,N 1 j i ,j 0 j i ,j 0 设计将十进制数码编码为8421BCD码的二-十进制普通编码器。 (1)列出真值表 设输入I 、I 、…、I 分别表示十进制数码9、8、…、0 ; 9 8 0 输出Y 、Y 、Y 、Y 分别是8421BCD码的4个二进制位。 3 2 1 0 输入低电平有效的编码器真值表为: 表5.1.1 10线-4线普通编码器的真值表 数码 I9 I8 I7

文档评论(0)

peace0308 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档