33v串口扩展芯片xr16m654中文翻译文档.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
33v串口扩展芯片xr16m654中文翻译文档

XR16M65/654D 1.62V~3.63V带64字节FIFO的串口收发器 一、通用描述 XR16M654(M654)是加强型的方形通用异步收发器,带有64字节的发送和接收FIFO,可编程发送和接收FIFO触发点,自动硬件和软件流控制,在4倍采样速率时速率可达16Mbps。每个串口都有一个可设置的寄存器,为用户提供操作状态和控制,接收错误指示和调制串行口控制。内部回环能力允许板上调试诊断。M654可用封装有48引脚QFN、64引脚LQFP、68引脚PLCC、80引脚LQFP和100引脚QFP。64引脚和80引脚封装只提供16位模式接口,48、68和100引脚封装提供额外的68模式接口,允许和Motorola处理器集成。XR16M654IV(64引脚)提供三态中断输出,XR16M654DIV提供连续中断输出。100引脚封装提供额外FIFO状态输出(TXRDY#和RXRDY# A-D),独立红外发送数据输出(IRTX A-D)和通道C外部时钟输入(CHCCLK)。XR16M654兼容工业标准期间ST16C554和ST16c654/654d。 二、特征 1、封装引脚完全兼容ST16C456,ST16C554,TL16C754B和SC16C654B 2、Intel和Motorola数据总线接口选择 3、4个独立USART通道 A、寄存器设置兼容16C550 B、数据传输速率达16Mbps C、64字节发送FIFO D、64字节接收FIFO,带错误标志 E、4个可选择的TX 和 RX FIFO触发点 F、自动硬件流控制(RTS/CTS) G、自动软件流控制(Xon/Xoff) H、可编程Xon/Xoff特征 I、无线红外(IrDA1.0)编码/解码 J、全调制解调接口 4、1.62V~3.63V电源操作 5、睡眠模式带自动唤醒功能 6、石英晶振或外部时钟输入 三、应用 1、便携电气设备 2、通信路由交换网络 3、以太网 4、蜂窝数据期间 5、工业自动化和处理控制 四、内部框图 五、封装图 六、订购信息 七、引脚描述 名称 48 64 68 80 100 类 型 描述 A2 A1 A0 15 16 17 22 23 24 32 33 34 28 29 30 37 38 39 I 地址线[2:0],用于在数据总线通信中,选择串口通道A-D某个内部寄存器。 D7 D6 D5 D4 D3 D2 D1 D0 46 45 44 43 42 41 40 39 60 59 58 57 56 55 54 53 5 4 3 2 1 68 67 66 75 74 73 72 71 70 69 68 95 94 93 92 91 90 89 88 I/O 双向数据总线[7:0] IOR# (VCC) 29 40 52 51 66 I 当66/68#引脚为高电平时,Intel总线接口被选择,该输入成为读使能(低有效)。下降沿产生一个内部读周期,并且从由地址线[A2:A0]指定的内部寄存器检索数据字节,将数据放在数据总线上,允许主机在上升沿读取数据。 当16/68#引脚为低电平时,Motorola总线接口模式被选择,该输入不再使用,并被连接到VCC。 IOW# (R/W#) 7 9 18 11 15 I 当16/68#引脚为高电平是,选择Intel接口,该输入编程写使能(低有效)。下降沿产生内部写周期,上升沿在数据总线上传输数据字节到由[A2:A0]指定的内部寄存器。 当16/68#引脚为低电平时,Motorola总线接口被选择,该输入编程读(逻辑1)和写(逻辑0)信号。 CSA# (CS#) 5 7 16 9 13 I 当16/68#引脚为高电平是,输入为片选A(低有效),使能器件的通道A。 当16/68#为低电平时,在Motorola模式下,该引脚输入变成芯片选择引脚。 CSB# (A3) 9 11 20 13 17 I 当16/68#引脚为高电平时,输入为片选B(低有效),使能器件通道B。 当16/68#引脚为低电平时,输入为地址线A3,在Motorola模式下被使用作为通道选择。 CSC#(A4) 27 38 50 49 64 I 当16/68#引脚为高电平时,输入为片选C,使能器件通道C。 当16/68#引脚为低电平时,输入变成地址线A4,在Motorola模式中被用作通道选择。 CSD#(VCC) 31 42 54 53 68 I 当16/68#引脚为高电平时,输入为片选D(低有效),使能器件通道D。 当1668#引脚为低电平是,输入不再使用,被连接到VCC。 INTA (IRQ#) 4 6 15 8 12 O(OD) 对于Intel总线接口,当16/68#引脚为高电平时,该输出为通道A中断输出。输出状态由用户通过软件设置MCR

文档评论(0)

hyh + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档