网站大量收购闲置独家精品文档,联系QQ:2885784924

南华大学电气工程学院电子电路设计与仿真课件第9章 时序逻辑电路(2).ppt

南华大学电气工程学院电子电路设计与仿真课件第9章 时序逻辑电路(2).ppt

  1. 1、本文档共7页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
9.2 移位寄存器及其应用 * * 移位寄存器是一个具有移位功能的寄存器,是指寄存器中所存的代码能够在移位脉冲的作用下依次左移或右移。既能左移又能右移的称为双向移位寄存器,只需要改变左、右移的控制信号便可实现双向移位要求。 根据移位寄存器存取信息的方式不同分为:串入串出、串入并出、并入串出、并入并出四种形式。本例选用的4位串入-并出移位寄存器集成电路CC4015,该电路主要用于数字电路系统或计算机中对输入数据进行排队,使数据按先后次序传送。 其电路如图9.2.1所示 图9.2.1 4位串 入-并出移位寄存器电路 电路中,CC4015的两个移位寄存器为串行级联,构成8级串行输入并行输出形式。前级(U2A)的数据输入端D1 (D1)接高电平“1’或VCC,在末级输出端2D后串入CC4013,并将其输出Q与CC4015的复位端MR1、MR2相连接。 这样,在时钟脉冲CP的作用下,高电平“1”信息将逐次移位通过每级寄存器,当高电平‘1’到达CC4013的Q端时,移位寄存器全部复位。因此,在两个时钟脉冲后,复位消失,同时高电平“1”再一次移入寄存器内。点击仿真开关,得到表9.1.1所示的仿真结果。 输入 输出 CP 1A 1B 1C 1D 2A 2B 2C 2D 0 1 0 0 0 0 0 0 0 1 1 1 0 0 0 0 0 0 2 1 1 1 0 0 0 0 0 3 1 1 1 1 0 0 0 0 4 1 1 1 1 1 0 0 0 5 1 1 1 1 1 1 0 0 6 1 1 1 1 1 1 1 0 7 1 1 1 1 1 1 1 1 表9.1.1 4位串入-并出移位寄存器仿真结果

您可能关注的文档

文档评论(0)

ormition + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档