串入并出转换器-verilog.docVIP

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
设计一个串入并出转换器。输入是8bit数据,输出是32bit数据。给出AMSD图和HDL设计描述。提交纸质文档。 一、ASMD图 RTL代码 /********************************************************** 程序名称:串入并出转换器 简要说明:串行输入8bit数据,并行输出32bit数据。 编 写:武书肖 最后更新:2015年3月28日 星期六 **********************************************************/ module ser_to_par(clk,rst_n,en,data_in,data_out,en_out); input clk,rst_n,en; input [7:0] data_in; //8位串行输入 output [31:0] data_out; //32位并行输出 output en_out; //输出有效标志位 reg [7:0] p0,p1,p2,p3; //4个8位寄存器 reg [31:0] data_reg; //32位输出寄存器 reg [4:0] state,next_state; //FSM状态 reg en_out; parameter s_idle=5b00001, //状态独热编码 s_in_1=5b00010, s_in_2=5b00100, s_in_3=5b01000, s_full=5b10000; assign data_out=en_out?data_reg:32dz; always @(posedge clk) //同步时序描述状态转移 begin if(rst_n==0) state=s_idle; else state=next_state; end always @(state or en ) //组合逻辑描述状态转移条件判断 begin next_state=state; case(state) s_idle: if(en==1) next_state=s_in_1; else next_state=s_idle; s_in_1: next_state=s_in_2; s_in_2: next_state=s_in_3; s_in_3: next_state=s_full; s_full: if(en==1) next_state=s_in_1; else next_state=s_idle; endcase end always @(posedge clk) //同步时序描述次态寄存器的输出 begin if(rst_n==0) en_out=0; else case(next_state) s_idle: en_out=0; s_in_1,s_in_2,s_in_3: begin en_out=0; p3=data_in; p2=p3; p1=p2; p0=p1; end s_full: begin data_reg={p3,p2,p1,p0}; en_out=1; if(en==1) p3=data_in; end endcase end endmodule /***************不使用状态机的RTL代码****************/ module ser_to_par(clk,rst_n,en,data_in,data_out,en_out); input clk,rst_n,en; input [7:0] data_in; //8位串行输入 output [31:0] data_out; //32位并行输出 output en_out; //输出有效标志位 reg [7:0] p0,p1,p2,p3; //4个8位寄存器 reg [31:0] data_reg; //32位输出寄存器 reg en_out; integer

文档评论(0)

skvdnd51 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档