- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
APEX20、FLEX10K器件可以由EPC2、EPC1和EPC1441配置。FLEX 6000器件可以由EPC1或EPC1441配置。EPC2、EPC1和EPC1441器件将配置数据存放于EPROM中,并按照内部晶振产生的时钟频率将数据输出。0E、nCS和DCLK引脚提供了地址计数器和三态缓存的控制信号。配置器件将配置数据按串行的比特流由DATA引脚输出。一个EPC1441器件可以配置EPF10K10或EPF10K20器件。 当配置数据大于单个EPC2或EPC1器件的容量时,可以级连使用多个此类器件(EPC1441不支持级连)。在这种情况下,由nCASC和nCS引脚提供各个器件间的握手信号。 当使用级连的EPC2和EPC1器件来配置APEX和FLEX器件时,级连链中配置器件的位置决定了它的操作。当配置器件链中的第一个器件或主器件加电或复位时nCS置低电平,主器件控制配置过程。在配置期间,主器件为所有的APEX和FLEX器件以及后序的配置器件提供时钟脉冲。在多器件配置过程中,主配置器件也提供了第一个数据流。在主配置器件配置完毕后,它将nCASC置低电平,同时将第一个从配置器件的nCS引脚置低电平。这样就选中了该器件,并开始向其发送配置数据。多个配置器件同样可以为多个器件进行配置。 在Virtex-Ⅱ系列产品中,每个CLB模块既可以配置为分布式RAM,也可以配置为分布式ROM,Virtex-Ⅱ的CLB模块可以配置为不同容量的分布式RAM和ROM。Virtex-Ⅱ系列产品中的每个CLB模块包括多种类型的复用器(4个MUXF5、2个MUXF6、1个MUXF7和1个MUXF8)。通过使用这些复用器,每个CLB不仅可以实现5输入LUT。6输入LUT、7输入LUT、8输入LUT和9输入LUT,还可以实现128bit移位寄存器,从而提高了Virtex-Ⅱ系列产品的内部资源利用率。如图2.93所示,MUXF5复用两个LC;MUXF6复用两个MUXF5,相当于4个LC复用;MUXF7复用两个MUXF6,相当于8个LC复用;MUXF8复用两个MUXF7,相当于2个CLB复用。 2)IOB 在Virtex-Ⅱ系列器件中,IOB模块用于提供FPGA内部逻辑与外部封装管脚之间的接口。如图2.94所示,Virtex-Ⅱ的IOB模块含有6个存储单元,它们不仅可以单独配置为边沿D触发器或锁存器,还可以对实现DDR(DoubleData-Rate)输入和DDR输出。Virtex-Ⅱ DDR输出的参考设计如图2.95所示。 3)BlockRAM 在Virtex-Ⅱ系列产品中,BlockRAM资源丰富,其单位容量为16kb。Virtex-Ⅱ中的BlockRAM是一个真正的双端口RAM,其数据宽度和深度可以自由设定,并支持3种并发读写(Read-During-Write)模式。 在Virtex-Ⅱ系列产品中,外部输入信号既可以经过IOB模块的存储单元进入FPGA内部,也可以直接输入FPGA内部。当外部输入信号经过IOB模块的存储单元进入FPGA内部时,其保持时间(Hold Time)的要求可以降低。通常,外部输入信号经过IOB模块的存储单元进入FPGA内部,其保持时间默认为0。 在Virtex-Ⅱ系列产品中,根据当前使用的I/O接口标准不同,需要设置不同的接口电压VCCO和参考电压VREF。 在Virtex-Ⅱ系列产品中,I/O管脚分布在8个Bank中,每个Bank的VCCO电压必须保持一致,不同Bank的VCCO电压允许不同。 4)乘法器 在Virtex-Ⅱ系列产品中,乘法器模块支持18*18bit的有符号乘法。乘法器模块不仅可以通过变换矩阵(Switch Matrix)18kb的BlockRAM配合使用,也可以单独使用。在Virtex-Ⅱ系列产品中,乘法器模块的物理分布与BlockRAM的物理分布基本一致。 5)DCM 在Virtex-Ⅱ系列产品中DCM用于FPGA内部复杂时钟的控制和管理,其主要功能包括时钟同步、频率综合和相位调整。 6)DCI 随着FPGA设计速度的不断提高,信号完整性问题显得越来越突出。为保证高速信号的完整型,通常需要在PCB板(印刷电路板)上进行阻抗匹配,以减少信号的反射和振荡。尽管大量的匹配电阻保证了信号的完整性,但也增加了PCB板的布线复杂度和成本。通过使用DCI可以在Virtex-Ⅱ内部实现阻抗匹配,从而减少匹配电阻数量,提供板级系统的稳定性。 2.VirtexⅡPro系列器件
您可能关注的文档
- 《282解直角三角形》讲义.ppt
- 第1讲自然辩证法概论.ppt
- 《第四章光现象》复习flash.ppt
- 《参观自然博物馆》北京版二年级语文上册.ppt
- 《工伤保险条例》精准与工伤争.ppt
- 《光合作用场所》讲义121张冀教版八年级上.ppt
- 《茶馆》人物分析.ppt
- 《荷塘月色》赛课.ppt
- 《防雷接地教学》.ppt
- 原子结构剖析.ppt
- 急性肾功能衰竭综合征的肾血管介入性诊治4例报告并文献复习.docx
- 基于血流动力学、镇痛效果分析右美托咪定用于老年患者髋部骨折术的效果.docx
- 价格打骨折 小心统筹车险.docx
- 交通伤导致骨盆骨折合并多发损伤患者一体化救治体系的效果研究.docx
- 多层螺旋CT与DR片诊断肋骨骨折的临床分析.docx
- 儿童肱骨髁上骨折后尺神经损伤恢复的预测因素分析.docx
- 康复联合舒适护理在手骨折患者中的应用及对其依从性的影响.docx
- 机器人辅助老年股骨粗隆间骨折内固定术后康复.docx
- 超声辅助定位在老年髋部骨折患者椎管内麻醉中的应用:前瞻性随机对照研究.docx
- 两岸《经济日报》全面合作拉开帷幕.docx
最近下载
- 离网型太阳能光伏发电系统的优化设计与实现.docx VIP
- 儿童结核 病诊断和治疗赵顺英.ppt VIP
- 国家开放大学本科《古代小说戏曲专题》一平台在线形考(形考任务1至4)试题及答案[2024秋期珍藏版] .pdf VIP
- 建设项目环境保护设计规定.docx
- 2026马年元旦手抄报.pptx
- 万华化学(福建)码头有限公司码头罐区项目环评环境影响报告表(新版环评).doc
- QCR 9004-2018 铁路工程施工组织设计规范.docx VIP
- 滨海核电温排水监测预测技术规范+第2部分:背景温度提取(征求意见稿).docx VIP
- 销售货物或者提供应税劳务清单.xlsx VIP
- 糖尿病论文综述1.docx VIP
原创力文档


文档评论(0)