第八章时序逻辑电路介绍.pptVIP

  • 1
  • 0
  • 约9.24千字
  • 约 59页
  • 2019-06-13 发布于广东
  • 举报
第三节 寄 存 器 第四节 计数器 分析图12-22所示逻辑电路的逻辑功能。设触发器的初始状态为0。 12.3.2二进制同步加法计数器 12.3.2 同步十进制计数器 二进制计数器结构简单,容易实现,但是读数不习惯。为了满足读数的习惯和显示的要求,在数字系统中,经常采用十进制计数方法和十进制计数器。十进制计数器是在二进制的基础上产生的,也是用四位二进制数来代表一位十进制数,所以也称为二—十进制(或称BCD码)计数器。 从以上二进制和十进制计数器的分析,可归纳出计数器电路的一般分析步骤: (1)由给定计数器的逻辑电路图,写出各个触发器的驱动方程,若计数器具有输出端,则写出输出方程。 (2将驱动方程代入触发器的特征方程,得出各触发器的状态转换方程。 (3)根据状态方程和输出方程,列出计数器的逻辑状态转换表,画出工作波形图,从而确定计数器的功能。必要时,应作自启动状态检验。 还应当指出的是,如果电路是异步计数器,写输入端驱动方程时,还要写出各触发器时钟CP的激励关系式。以上的分析方法也适用于一般时序逻辑电路。 R S C F从 Q Q Q SD RD 1 C F主 J K C C 0 1 0 0 1 结论: C高电平时F主状态由J、K决定,F从状态不变。 C下降沿( )触发器翻转( F从状态与F主状态一致)。 3. JK触发器的逻辑状态表 Qn 1 0

文档评论(0)

1亿VIP精品文档

相关文档