基于VHDL移位寄存器的设计与实现.EDA课程设计.docVIP

基于VHDL移位寄存器的设计与实现.EDA课程设计.doc

  1. 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
  2. 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  3. 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
  4. 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
  5. 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们
  6. 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
  7. 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
※※※※※※※※※ ※※※※※※※※※ ※※ ※※ ※※ ※※※※※※※※※ 2008级学生 EDA课程设计 EDA课程设计报告书 课题名称 基于VHDL移位寄存器的设计与实现 姓 名 伍 赞 学 号 0812201-42 院 系 物理与电信工程系 专 业 电子信息工程 指导教师 周来秀 讲师 2011年 6月10日 设计任务及要求: 设计任务: 设计与实现移位寄存器。 设计要求: (1)通过对相应文献的收集、分析以及总结,给出相应课题的背景、意义 及现状研究分析。 (2)通过课题设计,掌握计算机组成原理的分析方法和设计方法。 (3)按要求编写课程设计报告书,能正确阐述设计和实验结果。 (4)抱着严谨认真的态度积极投入到课程设计过程中,认真查阅相 应文献以及实现,给出个人分析、设计以及实现。 指导教师签名: 2011年 06 月 12 二、指导教师评语: 指导教师签名: 2011年 6 三、成绩 验收盖章 2011年6 基于VHDL移位寄存器的设计与实现 伍赞 (湖南城市学院物理与电信工程系电子信息工程专业,益阳,413002) 1设计目的 在计算机中常要求寄存器有移位功能。如在进行乘法时,要求将部分积右 移在将并行传送的数转换成串行数时也需要移位。因此,移位寄存器的设计是必 要的。 本次设计的目的就是利用计算机组成原理中移位寄存器的相关知识,通过课程设计更加深入的了解移位寄存器的功能。了解EDA技术,并掌握VHDL硬件描述语言的设计方法和思想,通过学习的VHDL语言结合计算机组成原理中的相关知识理论联系实际,掌握所学的课程知识。通过对移位寄存器的设计,巩固和综合运用所学知识,提高对计算机组成原理的理解。 2设计的主要内容和要求 本课程设计是关于移位寄存器的设计,它不仅具有存储代码的功能,而且 还有左移、右移、并行输入及保持等功能。本设计根据功能的不同,设计了三种 移位寄存器。 ( 1 ) 双向移位寄存器。 ( 2 ) 串入串出(SISO)移位寄存器。 ( 3 ) 串入并出(SIPO)移位寄存器。 3 移位寄存器设计过程 3.2.1移位寄存器的工作原理 用VHDL语言描述任意分频数的分频器,并实现占空比任意设置.每当系统时钟上升沿到来时,计数器就加计数一位(可任意设置为N位),当计数值到达预定值时就对分频时钟翻转.这样就会得到一个连续的时钟脉冲. 当移位信号到来时,移位寄存器就对存储的二进制进行移位操作.移位寄存方式可自行设置(可左移,右移,一位移,多位移位寄存)。 3.2.2双向移位寄存器的设计 电路符号:双向移位寄存器工作原理框图。 CLK表示计数器被清除为“0”;一般当为高电平时为触发。如图3.1所示。 TDIRREG TDIRREG CLK OP—L DIN OP—R DIR 图3.1 双向移位寄存器原理框图 双向移位寄存器由VHDL程序实现,下面是其中的一段VHDL代码: library ieee; use ieee.std_logic_1164.all; --IEEE库使用声明 use ieee.std_logic_arith.all; use ieee.std_logic_unsigned.all; entity tdirreg is port (clk: in std_logic; --声明clk是标准逻辑位类型的输入端口 din: in std_logic; --声明din是标准逻辑位类型的输入端口 dir : in std_logic; --声明dir是标准逻辑位类型的输入端口 op_l: out std_logic; --声明op_l是标准逻辑位类型的输出端口 op_r: out std_logic); --声明op_r是标准逻辑位类型的输出端口 end tdirreg; architecture a of tdirreg is signal q: std_logic_vector(7 downto 0); --信号声明语句 begin process(clk) --进程语句(clk是敏感信号) begin if clkevent and clk= 1then --条件语句

文档评论(0)

cjp823 + 关注
实名认证
文档贡献者

该用户很懒,什么也没介绍

版权声明书
用户编号:7060131150000004

1亿VIP精品文档

相关文档