- 1、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。。
- 2、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载。
- 3、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
- 4、该文档为VIP文档,如果想要下载,成为VIP会员后,下载免费。
- 5、成为VIP后,下载本文档将扣除1次下载权益。下载后,不支持退款、换文档。如有疑问请联系我们。
- 6、成为VIP后,您将拥有八大权益,权益包括:VIP文档下载权益、阅读免打扰、文档格式转换、高级专利检索、专属身份标志、高级客服、多端互通、版权登记。
- 7、VIP文档为合作方或网友上传,每下载1次, 网站将根据用户上传文档的质量评分、类型等,对文档贡献者给予高额补贴、流量扶持。如果你也想贡献VIP文档。上传文档
查看更多
* * 数字系统课程设计 一、课程设计的目的 二、数字系统的设计方法简介 三、用可编程器件实现数字系统的方法简介 四、设计任务 * * 一、课程设计的目的 了解数字系统的组成,学习数字系统的设计方法。 熟悉现代数字系统的实现方法:用PLD器件取代传统的中规模集成器件实现数字电路与系统。 学习分层次化实现数字电路与系统的方法。 学习使用硬件描述语言(Hardware Description Language)对数字电路与系统进行建模、仿真、综合与实现的方法。 * * 二、数字系统的设计方法简介 1、数字系统的组成 2、数字系统的设计方法 3、现代数字系统的实现方法 * * 1、数字系统的组成 数字系统通常由三部分组成:输入/输出接口、数据处理器和控制器,如图所示。 输入输出接口是用来将模拟量转化为数字量,或数字量转化为模拟量的模块。 控制器的作用是控制系统内各部分模块的工作,使它们按一定顺序进行操作。 处理器的作用是完成信息的存储和加工处理。 * * 2、数字系统的设计方法 分类: 自下而上的设计方法 自上而下的设计方法 自下而上的设计方法 数字系统自下而上的设计是一种试探法。设计者根据自己的经验将规模大、功能复杂的数字系统按逻辑功能划分成若干子模块,一直分到这些子模块可以用经典的方法和标准的逻辑功能部件进行设计,最后将整个系统安装、调试达到设计要求。 * * 自下而上设计方法的特点: 这种设计方法没有明显的规律可循,主要依靠设计者的实践经验和熟练的设计技巧,用逐步试探的方法最后设计出一个完整的数字系统。 系统的各项性能指标只有在系统构成后才能分析测试。如果系统设计存在比较大的问题,也有可能要重新设计,使得设计周期加长、资源浪费也较大。 * * 自上而下的设计方法 自上而下的设计方法是,将整个系统从逻辑上划分成控制器和处理器两大部分。如果控制器和处理器仍比较复杂,可以在控制器和处理器内部多重地进行逻辑划分,然后选用适当的器件以实现各子系统,最后把它们连接起来,得到所要求的数字系统。 自上而下的设计方法一般要遵循下列几个步骤: 明确所要设计系统的逻辑功能。 确定系统方案与逻辑划分,画出系统方框图。 采用某种算法描述系统。 设计控制器和处理器,并组合成所需要的数字系统。 * * 3、现代数字系统的实现方法 数字系统的实现方法也经历了由分立元件、小规模、中规模到大规模、超大规模,直至今天的专用集成电路(ASIC)。 现在的ASIC芯片规模已经达到几百万个元件。一个复杂的数字系统只要一片或几片ASIC即可实现。 FPGA或CPLD属于ASIC电路的一类。具有现场可编程的特性。用户可将所设计的电路通过计算机和开发工具,生成关于阵列连接的信息文件,并将信息文件通过编程器“编程”到芯片上。 如果采用在系统编程器件,不需要编程器,直接将芯片装在所设计的系统或电路板上,通过编程电缆直接对其编程或修改。 * * 4. 数字系统的设计举例 设计任务: 设计一个数字频率计,其技术要求如下: (1) 测量频率范围:1Hz~100kHz。 (2) 准确度?fx/fx? ? 2%。 (3) 测量信号:方波,峰峰值为3V~5V。 * * (1)明确所要设计的系统的逻辑功能 根据被测信号频率范围,有两种测量方法,即测频率和测周期。 所谓频率,就是周期性信号在单位时间(1s)内变化的次数。若在一定时间间隔 T内测得这个周期信号的重复变化次数为N,则其频率可表示为 f=N/T 当被测信号的频率较低时,采用测频方法由量化误差引起的测频误差太大,为此应先测周期Tx,然后计算fx=1/Tx 。 * * 1、测量频率系统框图如图所示,系统由控制器和处理器组成,控制器接收外部标准时钟和系统复位信号。处理器由计数器和锁存器和显示器组成。 (2)确定系统方案并画出结构框图。 * * COUNT_CLR信号用于在每次测量开始时,对计数模块复位,以清除上次测量的结果。该复位信号高电平有效,持续半个时钟周期的时间。 COUNT_EN信号为计数允许信号,高电平有效。在信号的上升沿开始,对输入信号的频率进行测量。计数器开始对被测信号的脉冲数进行计数,即为信号的频率。 锁存器的功能是使显示的数据稳定,不会由于周期性的清零信号而不断闪烁。 (2)确定系统方案并画出结构框图。 * * 2、测量周期的系统框图如图所示,将待测信号用于生成控制使能信号,对标准时钟信号进行计数显示,最后转换为待测信号的频率。 (2)确定系统方案并画出结构框图。 * * (3)设计控制器和受控电路 通过分析,测量频率法的控制系统主要由分频系统、闸门电路及定时器构成。受控电路由计数器、锁存器、译码器及显
原创力文档


文档评论(0)