课件:CU与存储器的连接.ppt

  1. 1、本文档共52页,可阅读全部内容。
  2. 2、原创力文档(book118)网站文档一经付费(服务费),不意味着购买了该文档的版权,仅供个人/单位学习、研究之用,不得用于商业用途,未经授权,严禁复制、发行、汇编、翻译或者网络传播等,侵权必究。
  3. 3、本站所有内容均由合作方或网友上传,本站不对文档的完整性、权威性及其观点立场正确性做任何保证或承诺!文档内容仅供研究参考,付费前请自行鉴别。如您付费,意味着您自己接受本站规则且自行承担风险,本站不退款、不进行额外附加服务;查看《如何避免下载的几个坑》。如果您已付费下载过本站文档,您可以点击 这里二次下载
  4. 4、如文档侵犯商业秘密、侵犯著作权、侵犯人身权等,请点击“版权申诉”(推荐),也可以打举报电话:400-050-0827(电话支持时间:9:00-18:30)。
查看更多
【设计要点】 将每个芯片的10位地址线按引脚名称一一并联,按次序逐根接至系统地址总线的低10位。 数据线则按芯片编号连接,1号芯片的4位数据线依次接至系统数据总线的D0-D3,2号芯片的4位数据线依次接至系统数据总线的D4-D7。 两个芯片的WE端并在一起后接至系统控制总线的存储器写信号WR(如CPU为8086/8088,也可由和IO/M或IO/M的组合来承担)。 CS引脚也分别并联后接至地址译码器的输出,而地址译码器的输入则由系统地址总线的高位来承担。 具体连线见图4-16。 当存储器工作时,系统根据高位地址的译码同时选中两个芯片,而地址码的低位也同时到达每一个芯片,从而选中它们的同一个单元。在读/写信号的作用下,两个芯片的数据同时读出,送上系统数据总线,产生一个字节的输出,或者同时将来自数据总线上的字节数据写入存储器。 图5-16 用2114组成1K×8的存储器连线 根据硬件连线图,我们还可以进一步分析出该存储器的地址分配范围如下:(假设只考虑16位地址) 地 址 码 芯 片 的 地 址 范 围 A15 ... A12 A11 A10 A9 ... A0 × × 0 0 0 0 0 0 0 0 H : : : : × × 0 0 1 1 0 3 F F H ×表示可以任选值,在这里我们均选0。 这种扩展存储器的方法就称为位扩展,它可以适用于多种芯片,如可以用8片2164A组成一个64K×8的存储器等。 2. 存储器芯片的字扩充 【适用场合】存储器芯片的字长符合存储器系统的要求,但其容量太小。 【例2】 用2K×8的2716A存储器芯片组成8K×8的存储器系统。 【分析】由于每个芯片的字长为8位,故满足存储器系统的字长要求。但由于每个芯片只能提供2K个存储单元,故需用4片这样的芯片,以满足存储器系统的容量要求。 【设计要点】同位扩充方式相似。 先将每个芯片的11位地址线按引脚名称一一并联,然后按次序逐根接至系统地址总线的低11位。 将每个芯片的8位数据线依次接至系统数据总线的D0-D7。 两个芯片的端并在一起后接至系统控制总线的存储器读信号(这样连接的原因同位扩充方式), 它们的引脚分别接至地址译码器的不同输出,地址译码器的输入则由系统地址总线的高位来承担。连线见图5-17。 图5-17 用2716组成8K×8的存储器连线 当存储器工作时,根据高位地址的不同,系统通过译码器分别选中不同的芯片,低位地址码则同时到达每一个芯片,选中它们的相应单元。在读信号的作用下,选中芯片的数据被读出,送上系统数据总线,产生一个字节的输出。 同样,根据硬件连线图,我们也可以进一步分析出该存储器的地址分配范围如下表:(假设只考虑16位地址) 地 址 码 芯片的地址范围 对应芯片编号 A15 ... A13 A12 A11 A10 A9 ... A0 × × 0 0 0 0 0 0 0 0 0 H : : 2716-1 × × 0 0 1 1 1 0 7 F F H × × 0 1 0 0 0 0 8 0 0 H : : 2716-2 × × 0 1 1 1 1 0 F F F H × × 1 0 0 0 0 1 0 0 0 H : : 2716-3 × × 1 0 1 1 1 1 7 F F H × × 1

文档评论(0)

iuad + 关注
实名认证
内容提供者

该用户很懒,什么也没介绍

1亿VIP精品文档

相关文档